在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 雨打溪风

[原创] 为什么时钟与寄存器之间加入buffer会增强时钟驱动能力

[复制链接]
发表于 2011-5-31 09:25:10 | 显示全部楼层
我觉得是为了满足clk到所有FF的skew不要太大,和分摊相应增大FF的驱动能力
发表于 2011-5-31 10:28:46 | 显示全部楼层
buf的作用是分担时钟树的驱动
发表于 2012-2-18 14:47:45 | 显示全部楼层
发表于 2012-2-18 16:14:01 | 显示全部楼层
你说的BUFFER TREE吧,在CTS的时候做
一个时钟如果驱动 10000个REG,好吐血哦,时钟上升时间不知道多差
所以变成一个BUFFER 组成的TREE,每个BUFFER出去的时钟驱动少量的REG
BUFFER的输出负载就小了撒,这样时钟就陡峭了撒

而且BUFFER还可以平衡各个点之间的SKEW
发表于 2012-2-18 21:57:38 | 显示全部楼层
同学习学习
发表于 2012-2-19 11:12:43 | 显示全部楼层
在计算clock路径的传输延迟是有一个等效公式的,Tdelay=
发表于 2012-2-19 15:56:19 | 显示全部楼层
加buffer之前你的时钟直接驱动寄存器或者很多个寄存器。加buffer以后你的时钟只驱动buffer,而你的buffer会去驱动寄存器。时钟buffer本身是输入负载较小,输出驱动能力较强的。而且通常会做成一个时钟buffer网络来驱动设计里面全部的寄存器,并保证整个时钟网络上的信号有很好的transition,以及平衡从时钟源到所有寄存器的insertion delay.
发表于 2012-3-21 16:07:18 | 显示全部楼层
回复 18# RNA2012


    解释的相当清楚 学习了!
发表于 2012-3-24 13:10:09 | 显示全部楼层
Buffer实际就是两个反相器,如果不加buf,随着时钟负载的增加,时钟的高电平会不满足逻辑1 所需要的电压。另外buf有延迟效果
发表于 2012-3-25 13:54:28 | 显示全部楼层
学习中啊!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-29 18:01 , Processed in 0.035690 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表