在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6749|回复: 11

[求助] 大虾指教:在DC中插入扫描链后,多出来data_source和test_mode端口是什么用途?

[复制链接]
发表于 2010-7-10 15:36:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
rt。。。。
发表于 2010-7-11 13:44:56 | 显示全部楼层
data_source应该就是测试图形的输入端口吧,test_mode是用来选择扫描连测试用的。在具体芯片中需要与外部的功能引脚进行mux
 楼主| 发表于 2010-7-11 15:52:03 | 显示全部楼层
但令我迷糊的是:最终综合的电路显示,data_source、clk和test_mode一起接入到一个mux,然后mux的输出送到了触发器的clk端口。data_source应该被当做了测试时钟来用了,怎样将这个端口给去掉呢?
发表于 2010-7-16 15:00:54 | 显示全部楼层
那是因为你的时钟不可控,工具作了时钟的autofix,使得在测试时,时钟可以通过芯片的端口直接控制。你可以手动修复这个违规,解决方法要看具体的电路。比如是综合出来的门控电路,可以用SE或TM(即test_mode)信号旁路使能;如果是时钟源不可控,就得像你说的那样加MUX旁路时钟。
发表于 2010-7-16 15:58:32 | 显示全部楼层
本帖最后由 yohuang 于 2010-7-18 11:36 编辑

楼上说的有道理,scan design rule里面要求所有的flip-flop clocks must be controllable from primary inputs.如果你的flip-flop的clock是gated-clock那么flip-flop就不能直接被primary input控制了,所以可能会形成你说的问题。
发表于 2010-7-17 14:46:51 | 显示全部楼层
我不认同楼上的这种处理方法。因为插入门控器件有两个目的,一个是省电,一个是省面积。只有符合一定个数(比如说三个以上)的寄存器组才会使用门控时钟。如果为了寄存器的时钟可控,而将门控时钟去掉,那不是捡了芝麻丢了西瓜吗?DFT文档里有介绍处理的方法,即是用SE和你所画电路的D2端相或后和时钟相与,这样就可以把D2旁路掉,从而实现时钟可控。
发表于 2010-7-19 11:24:29 | 显示全部楼层
学习了!
发表于 2010-7-20 14:13:13 | 显示全部楼层
帮顶了
发表于 2011-5-24 04:15:59 | 显示全部楼层
thanks
发表于 2014-3-8 10:39:36 | 显示全部楼层
路过,学习~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 12:14 , Processed in 0.027842 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表