在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2616|回复: 4

大家来讨论一下这个CP_LPF_VCO电路

[复制链接]
发表于 2009-11-1 18:39:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 silverpuma 于 2009-11-1 18:43 编辑

电路图如下图,UP和DN分别是PFD出来的信号,UP_B和DN_B是它们的反相信号。请问这个是个什么结构啊,补偿的零点是辅助支路提供的么?
CP_LPF_VCO.jpg
发表于 2009-11-2 02:28:09 | 显示全部楼层
感觉上这个电路图不对,应该把UP和UP_B互换一下才可以工作。同时,这是个简化了的环路滤波器,我觉得没有补偿的零点,辅助支路的作用和主支路的作用差不多。
发表于 2009-11-2 10:05:02 | 显示全部楼层
The NMOS is not for compensation or other purpose, it is mainly used to provide an inverting stage( like a inverter), so the polarity of the UP,DN, UP_B, DN_B are the same, I think it may enhance the accuracy for the current injection since the total current is combined with two branches
 楼主| 发表于 2009-11-2 20:58:29 | 显示全部楼层
2# northfish

这里我没有说清楚,UP是低有效,DN是高有效,所以UP和UP_B是正确的。
那如果不提供零点,这个CP_PLL是II型系统,在原点处有两个极点,那系统会稳定么?
 楼主| 发表于 2009-11-2 21:04:33 | 显示全部楼层
3# jesseyu
I agree with you , but how does it make the CP_PLL loop stable without a zero? This is II-type system.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 18:06 , Processed in 0.029703 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表