在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 33949|回复: 44

谁推荐一个VCO的buffer结构吧

[复制链接]
发表于 2008-10-19 09:45:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
要求,保持VCO输出信号的180度相差特性。VCO输出为1.7GHz的信号。需要用到电感吗?
发表于 2008-10-20 11:54:11 | 显示全部楼层
最後一帖呢
敢恩ㄟ!!
发表于 2008-10-20 12:27:53 | 显示全部楼层
不需要片上电感。
差分振荡信号分别通过开漏MOS管输出,片外接200ohm电阻负载,交流耦合的片外Balun将差分信号转换为单端信号。
发表于 2008-10-20 17:18:50 | 显示全部楼层


原帖由 zwtang 于 2008-10-20 12:27 发表
不需要片上电感。
差分振荡信号分别通过开漏MOS管输出,片外接200ohm电阻负载,交流耦合的片外Balun将差分信号转换为单端信号。




如果是VCO片内的buffer呢? 不用作拉出信号测试的buffer,用作隔离后续模块的buffer,这种结构适用么
发表于 2008-10-20 19:46:06 | 显示全部楼层


原帖由 zwtang 于 2008-10-20 12:27 发表
不需要片上电感。
差分振荡信号分别通过开漏MOS管输出



请教下, 开漏MOS管  是什么呢
发表于 2008-10-21 12:13:58 | 显示全部楼层
片内LO Buffer结构:小电容交流耦合到自偏置倒相器。
开漏MOS管:源极接VSS或者VDD,栅极接振荡信号,漏极电流输出。
LOBuffer.JPG
发表于 2008-10-21 14:28:41 | 显示全部楼层


原帖由 zwtang 于 2008-10-21 12:13 发表
片内LO Buffer结构:小电容交流耦合到自偏置倒相器。
开漏MOS管:源极接VSS或者VDD,栅极接振荡信号,漏极电流输出。




嗯,谢谢!paper上看到过这种结构self-biased resistor-feedback inverter
这种结构的S0点是不是需要适当的直流偏置点来保证输出信号50%的duty cycle?
 楼主| 发表于 2008-10-22 10:20:42 | 显示全部楼层


原帖由 zwtang 于 2008-10-21 12:13 发表
片内LO Buffer结构:小电容交流耦合到自偏置倒相器。
开漏MOS管:源极接VSS或者VDD,栅极接振荡信号,漏极电流输出。



这里的交流耦合电容和电阻要满足什么条件呢?这个电容和栅漏之间的电阻,应该形成一个从in到栅输入端的高通滤波吧?那么是不是只要电容电阻形成的极点远低于工作频率就可以了?

还有请问一下:
1. 如果PLL通过一个SCL的正交二分频产生4相正交信号,那么也可以用这个结构将正交信号buffer到mixer的本振端吗?
2. 关于PLL的buffer,可不可以将VCO输出直接接分频器(一个环路内的分频器和环路外的正交二分频器),然后正交二分频电路接buffer 到mixer 呢?
发表于 2008-10-22 10:52:17 | 显示全部楼层
都是可行的。
发表于 2008-10-22 18:40:17 | 显示全部楼层
赞一个唐老师!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-20 01:07 , Processed in 0.035867 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表