手机号码,快捷登录
找回密码
登录 注册
您需要 登录 才可以下载或查看,没有账号?注册
经常看到PLL的结构为VCO经过一个二分频后作为输出,也就是特意选用两倍于目标频率的VCO,原因是什么?
1,正常VCO输出为差分信号,而射频电路中经常需要正交信号,而CML二分频器可以实现IQ正交信号
除了上面的原因之外有木有其他原因呢?
因为看到后级电路不需要正交信号的情况下,依然采用这样的结构
我觉得,因为VCO输出相噪经过二分频器之后,理论上可以改善6dB,而直接设计目标频率的vco,其相噪和2倍频率的vco的相噪并没有6dB的差别,求大神指点呢
举报
本版积分规则 发表回复 回帖后跳转到最后一页
查看 »
小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2024-3-29 13:43 , Processed in 0.027670 second(s), 7 queries , Gzip On, Redis On.