在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1477|回复: 3

[求助] 如何理解这个电路中源跟随器对“驱动能力”的影响?

[复制链接]
发表于 2021-9-16 11:25:10 | 显示全部楼层 |阅读模式
100资产
本帖最后由 海绵 于 2021-9-18 08:50 编辑

原文描述如下:
The authors introduce a common-drain buffer [1], [2],MBUF in the FVF loop, to drive the gate of the pass transistor。



Q1 我只知道这个源跟随BUF降低了输出阻抗,但是他的负载是gate(容性)而非电阻,有没有这个BUF似乎并不影响前级的电压输出能力。我该如何理解它对驱动能力的影响?去掉这一级buf,驱动能力会有何变化?


Q2 经常看到“驱动”一词,但还是理解不够透彻,希望大佬能指点迷津!(似乎应该分为模拟驱动能力  和 数字驱动能力fanout)
主要希望介绍一下模拟驱动能力


原文附件我也发出来了,欢迎讨论!

buffer如绿框所示

buffer如绿框所示
发表于 2021-9-16 13:24:13 | 显示全部楼层
新人回答 一般所谓的驱动能力就是指输出电流最大的情况吧 电容一定的情况下,输出电流越大,会越快充到位,没看过文章 里面有说到会提高驱动功率管栅极点的能力吗?还是只是说来驱动.
 楼主| 发表于 2021-9-16 15:13:59 | 显示全部楼层
dingyixia
 楼主| 发表于 2021-9-17 11:11:45 | 显示全部楼层
dingyixia
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 13:08 , Processed in 0.020384 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表