在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 2069|回复: 6

[其它] 谷歌发了篇AI 设计AI芯片的nature,大家怎么看?

[复制链接]
发表于 2021-6-13 10:02:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 小小苏666 于 2021-6-15 11:07 编辑


image.png
RT
全文A graph placement methodology for fast chip design
Our method was used to design the next generation of Google’s artificial intelligence (AI) accelerators
pdf文章在这里,和上面链接一样的 Mirhoseini_et_al-2021-Nature.pdf (7.27 MB, 下载次数: 15 )




发表于 2021-6-13 13:15:10 | 显示全部楼层
国内也有在搞这方面的,但是主要还是在射频,估计以后搞IC的会失业的。
发表于 2021-6-13 19:13:59 | 显示全部楼层


rclic2014 发表于 2021-6-13 13:15
国内也有在搞这方面的,但是主要还是在射频,估计以后搞IC的会失业的。


AD/DA不会吧,这应该不能直接处理模拟信号吧,还是要数据转换器的。
发表于 2021-6-14 17:39:10 | 显示全部楼层
qing shang ge pdf !
 楼主| 发表于 2021-6-15 11:07:56 | 显示全部楼层


上传啦
发表于 2021-6-15 20:39:07 | 显示全部楼层
thanks
发表于 2021-6-15 21:14:06 | 显示全部楼层
主要还是做数字后端floorplan中的macro摆放位置的迭代,记得去年还是啥时候就有类似的论文了。这部分工作本身也是目标比较明确的任务,一般人工的做法也是根据逻辑结构不断尝试调整macor的位置,在边界条件给定的前提下AI来做再合适不过了。除此之外其实还可以增加工具各种选项、变量和命令组合来获取最好的结果的尝试,也能帮工程师减轻点负担
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-24 18:53 , Processed in 0.025036 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表