在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1572|回复: 8

[求助] 请问为什么一个模块的输出接入其他模块之后,波形会这样。

[复制链接]
发表于 2021-4-12 18:03:28 | 显示全部楼层 |阅读模式
50资产
RT,可能不是前一级驱动不足的问题,加buffer,结果buffer的输出抖得更厉害。。。。
1fc786a9e8fd6397d6858491b8f5a39.png

最佳答案

查看完整内容

0 1信号,抖就抖呗,有什么关系 如果担心影响跳边沿造成jitter,就减小couple,使用差分信号,减小抖动源头的驱动能力,或和关心的信号边沿错开呗。
发表于 2021-4-12 18:03:29 | 显示全部楼层
0 1信号,抖就抖呗,有什么关系
如果担心影响跳边沿造成jitter,就减小couple,使用差分信号,减小抖动源头的驱动能力,或和关心的信号边沿错开呗。
发表于 2021-4-12 18:53:28 | 显示全部楼层
里面有时钟在切换呗,高电平和低电平会出现尖峰
 楼主| 发表于 2021-4-12 20:24:56 | 显示全部楼层


novaming 发表于 2021-4-12 18:53
里面有时钟在切换呗,高电平和低电平会出现尖峰


那怎么样才可以消除这种影响呢
 楼主| 发表于 2021-4-12 22:12:29 | 显示全部楼层
本帖最后由 kyingdo 于 2021-4-12 22:16 编辑


novaming 发表于 2021-4-12 18:53
里面有时钟在切换呗,高电平和低电平会出现尖峰


加rc或者锁存?
发表于 2021-4-13 09:18:23 | 显示全部楼层
这种应该就是电容耦合吧,一般很难完全去除掉的
发表于 2021-4-13 15:05:37 | 显示全部楼层
看着像被clock couple的,可以加buffer或cascode等隔一下,或者用两个相反方向的clock同时couple减弱影响。
 楼主| 发表于 2021-4-13 23:48:25 | 显示全部楼层


bo_feng 发表于 2021-4-13 15:05
看着像被clock couple的,可以加buffer或cascode等隔一下,或者用两个相反方向的clock同时couple减弱影响。 ...


就是两个反相的clk来着。
发表于 2021-4-14 08:15:23 来自手机 | 显示全部楼层
楼主标记一下接入其他模块之前的波形
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 08:31 , Processed in 0.037817 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表