在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5207|回复: 13

[讨论] 请教做过sigma delta ADC的各位老师

[复制链接]
发表于 2020-12-1 06:47:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Snap1.bmp 如图为一个刚刚做的三阶SDM电路的仿真结果,fft点数为65536,reltol=1e-5, 不带trannoise。和simulink理想模型相比,低频部分的噪声噪底抬高到了-160dB,而没有像理想模型那样沿着虚线一直下去,请问引起这个噪底的有哪些因素? 主要因素是什么?通过什么方法可以将这个低频噪声消除掉?  还请各位前辈不吝赐教,先行谢过
发表于 2020-12-1 09:43:10 | 显示全部楼层
没做过,但是感觉是精度问题,你试试调高仿真精度试试。
发表于 2020-12-1 13:41:26 | 显示全部楼层
字长,浮点精度啊,都会有影响。仿真器不会那么理想
发表于 2020-12-1 15:39:29 | 显示全部楼层
不带tran noise能仿出噪声的效果吗?运放增益不够会有noise leakage,造成低频噪底高,或者运放本身噪声高,还有可能采样电容不够大,KT/C噪声功率高
 楼主| 发表于 2020-12-1 16:24:25 | 显示全部楼层


dishan 发表于 2020-12-1 15:39
不带tran noise能仿出噪声的效果吗?运放增益不够会有noise leakage,造成低频噪底高,或者运放本身噪声高 ...


多谢dishan!   不带trannoise,则kt/c和运放噪声都不应该出现在仿真结果中,但是低频部分却出现了噪声,这正是所困惑的地方。  运放增益大概150dB
2.bmp
发表于 2020-12-1 18:06:08 | 显示全部楼层
已经-160+了,应该是finite gain引起的
发表于 2020-12-1 19:02:32 | 显示全部楼层
可以调一下仿真器精度,这个量级仿真截断误差应该可以凸出来了
发表于 2020-12-1 20:30:54 | 显示全部楼层


greensoya 发表于 2020-12-1 16:24
多谢dishan!   不带trannoise,则kt/c和运放噪声都不应该出现在仿真结果中,但是低频部分却出现了噪声, ...


150dB增益够高了,如果不是仿真精度问题,可能是没有完全settle?
发表于 2021-1-17 14:11:52 | 显示全部楼层
Can you share your circuits detaily about the 3order structure?
发表于 2021-1-18 15:43:31 | 显示全部楼层
没有tran noise情况下,能影响到低频噪底的因素,排除仿真精度不够后,似乎只有电路本身了
1,DC泄漏,2,建立,三次不足100dB,三阶调制来看的话,大信号建立还能更好,3,电路其他非理想比如漏电
这些都可能造成低频抬高
如果是mash的话噪声泄漏也会,但基本不会如图这么理想的平坦了
160dB处平坦,个人觉得已经够了,难道是做超高精度低频应用?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-28 18:10 , Processed in 0.042437 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表