在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6837|回复: 25

[原创] esd防护

[复制链接]
发表于 2020-9-10 15:21:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
ESD的全称是Electro-Static discharge表示静电释放。而ESD防护则表示该器件能够抵抗的静电冲击电压大小。对于同一颗IC来说,ESD防护参数并不是一成不变的。例如,改变封装形式之后,其参数就会变化。以LKT系列产品来说,LKT2102V如果封装为SOP8的芯片形式,他的ESD防护就能达到4KV以上,若采用SAM卡封装形式,ESD防护就会降低一些。所以用户在设计产品时,在选型阶段若遇到有ESD防护需求的场景时,也应考虑到IC的封装形式。除此之外,还可以考虑增加ESD防护芯片,此类芯片专门用于保护IC的引脚,避免静电击穿IC引脚,导致不可逆的损坏发生。凌科芯片根据十多年生产发行经验,总结了大量的测试和发行数据,我们认为在生产环节来讲,发行控制板上加入ESD防护芯片确实是有效果的。如果大家的产品在实际应用中,会遇到静电冲击,可以尝试在加密芯片的IO引脚上增加ESD防护芯片。防止发行过程中产生的静电对加密芯片造成损坏。
发表于 2020-9-11 15:24:45 | 显示全部楼层
文中提到2102V芯片sop8封装,这款芯片还能封装更小的形式吗,更小的封装ESD防护会怎么样呢?
头像被屏蔽
发表于 2020-9-11 15:54:48 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2020-9-11 17:40:49 | 显示全部楼层
如果有静电冲击的风险,需要在VCC引脚上添加ESD防护芯片吗?
发表于 2020-9-11 17:44:42 | 显示全部楼层
加了esd是不是可以规避静电对芯片的损害
头像被屏蔽
发表于 2020-9-11 19:23:42 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2020-9-11 22:21:04 | 显示全部楼层
原来芯片的封装也会影响ESD防护值
 楼主| 发表于 2020-9-12 08:51:29 来自手机 | 显示全部楼层
静电的产生是多方面的,但ESD防护对芯片来说是主要防护措施
发表于 2020-9-12 15:23:12 | 显示全部楼层
esd防护效果这么好,学习下
头像被屏蔽
发表于 2020-9-13 06:49:14 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-26 17:20 , Processed in 0.030115 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表