在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
芯片精品文章合集(500篇!)    创芯人才网--重磅上线啦!
查看: 1738|回复: 7

AI准独角兽芯片公司内推可直达CTO——招聘芯片和软件方向(上海)

[复制链接]
发表于 2020-6-19 19:06:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 xiao8181 于 2020-6-29 15:26 编辑

公司目前处于高速发展阶段,欢迎各位大牛投简历:
团队由国内某著名高校计算机系核心研发人员及国内外芯片巨头的前资深骨干组成.在芯片架构领域具备丰富的技术储备和独到的行业前瞻性,业界顶级大牛云集。
1.大部分人都有大厂背景和大型芯片设计经验,公司采用最前沿的工艺(n7)和最先进的技术。
2.弹性工作时间,不打卡,不强制要求加班。只要事情做完,可以有更多自由支配时间。
3.福利好,工资处于同行业顶级水平。
4.公司氛围好,老板及员工都非常nice。

asic 工程师:
Job Responsibilities:
l  Develop micro-architecture, write micro-architecture spec and other documents
l  Write RTL code, meet the function target and have good performance/power/area efficiency
l  Apply low power, DFT, DFD and other digital design techniques
l  Work with DV team to improve test plan and debug failed tests
l  Clean Lint, timing and other issues
l  Participate in silicon debugging

Job Requirements:
l  Master in electrics or computer engineering.
l  At least 3 years working experience in ASIC logic design
l  Expert of verilog RTL design
l  Experience of large digital ASIC project
l  Familiar with front-end EDA tools and flows
l  Programming skill in SystemVerilog, C/C++, perl, Tcl/tk, Python, etc. is preferred
l  Familiar with Linux Environment
l  Good communication in both Chinese and English
l  Good team player and strong sense of responsibility
l  Strong problem solving skills
l  Have one or some of the following design experience: memory controller, graphics, cache, fabric, microprocessor.

ASIC 验证工程师:

KEY RESPONSIBILITIES
  • Define AI computation core validation strategy and test plan for both pre-silicon and post-silicon;
  • To be responsible for GPGPU core bring-up and validation test, ensure the silicon validation test coverage and project schedule;
  • Work with IP designer and driver team to enable core processor features and optimized if needed;
  • Lead the debug for core processor related issues;
  • Work closely with power/performance team on profiling, and support to define the clock/voltages for production;
  • Provide technical support for production application.

REQUIREMENTS
  • B.S. or M.S. In EE or CS or equivalent is required;
  • 5+ years’ experience on low level FW/SW development or ASIC design verification;
  • Familiar with GPU architecture and processing flow;
  • Hands-on experience with ASIC test and bring up;
  • Experience of power/performance analysis and profiling is plus;
  • A quick learner for new technologies and team player.
KEY RESPONSIBILITIES

  • Working closely with IP design team to define memory validation methodology;
  • Develop silicon level memory test plan, working with validation tools or test script to verify all memory features required for production
  • Attend ASIC bring-up and validation test, execute all memory features test plans and track to be successfully enabled;
  • To be responsible for debugging the memory related issues;
  • Develop automation tool/script to improve memory test efficiency;
  • Provide technical support for both internal and external customers application.

REQUIREMENTS:

Bachelor or Master in EE/CS or equivalent is required;
Hands-on experience with Memory (DDR, GDDR, HBM);
Familiar with high speed signal integrity theory and test methodology;
Good experience with lab equipment;
Experience in software development with script languages such as Perl, or Python;
A quick learner for new technologies and team player.


软件驱动,函数库,计算框架,性能分析工程师:
职位信息1 工作内容
a. 研发GPGPU用户态及内核态驱动
b. 协助性能团队分析并优化产品性能
c. 协助DV,硬件团队完成产品定义以及芯片功能验证
d. 日常驱动维护以及Debug
e. 内部测试及开发工具,以帮助完成芯片验证及后期Debug

2 资历要求
a. 计算机硕士+1年相关工作经验,或计算机学士+3年工作经验
b. 熟悉C/C++
c. 了解设备驱动开发,GPU驱动经验尤佳
d. 熟悉操作系统架构(Linux/Unix/Windows)
e. 熟悉计算机体系结构
f. 有芯片Bringup项目经验者优先
g. 熟悉系统及驱动性能调优
h. 有良好的的团队合作精神和沟通能力

职位信息1 工作内容
a. 为异构计算加速库编写CUDA Kernel(如BLAS, FFT, DNN and Sparse)
b. 定义并实现加速库API
c. 算法优化及性能调优

2 资历要求
a. 计算机硕士+1年相关工作经验,或计算机学士+3年工作经验
b. 熟悉C/C++
c. 熟悉CUDA Kernel编程
d. 熟悉算法常用的基本数学原理
e. 熟悉cpu/GPU计算体系架构
f. 了解主流AI框架和DNN模型
g. 有良好的的团队合作精神和沟通能力

工作内容
a. 基于自研GPGPU适配/优化/维护常用AI计算框架TensorFlow、PyTorch、MXNet等。
b. 实现易扩展、高性能、大规模的AI模型训练系统,发挥自研GPGPU的优越性。
c. 基于自研芯片设计构建高性能推理引擎。


2 资历要求
a. 计算机硕士+1年相关工作经验,或计算机学士+3年工作经验
b. 具有计算机相关领域背景,熟悉AI领域更好。
c. 熟练使用Python/C/C++编程。
d. 熟悉CUDA编程。
e. 对TensorFlow/PyTorch实现原理熟悉、熟悉底层代码的实现。
f. 对分布式计算/训练框架有开发经验。
g. 熟悉TensorRT/TVM等推理引擎,了解原理。
h. 有良好的的团队合作精神和沟通能力


芯片性能工程师:
职位信息
a. 对自研芯片的软件栈进行性能评价、分析
b. 定位性能问题,提供性能优化方案
c. 构建针对自研芯片系统软件栈的性能Benchmark
d. 调研最新的性能相关开源技术,为后期的性能优化工作提供技术保障
e. 对市场上主流异构计算平台进行性能评价、分析和调研,对优化方法等进行技术储备
f. 基于自研芯片软件栈和TVM等开源项目,构建面向深度学习的推理加速引擎
g. GPU虚拟化相关性能调查及评价、分析

资历要求
a. 计算机硕士+1年相关工作经验,或计算机学士+3年工作经验
b. 熟悉C/C++、Python、Shell编程
c. 熟悉主流AI框架和DNN模型
d. 具有Linux及服务器性能相关工作经验
e. 具有异构性能优化经验
f. 熟悉CUDA者优先
g. 熟悉LLVM/TVM者优先
h. 有良好的的团队合作精神和沟通能力

编译器工程师
职位信息
a. 研发CUDA兼容的、基于LLVM的编译器
b. 实现与CUDA PTX指令兼容的编译器和运行环境
c. 测评和优化编译器的性能,为程序生成最优的机器指令

2 资历要求
a. 计算机硕士+1年相关工作经验,或计算机学士+3年工作经验
b. 熟悉C/C++
c. 熟悉CUDA或OpenCL
d. 熟悉CPU/GPU计算体系架构
e. 有LLVM工作经验者优先
f. 有在CUDA PTX上从事研发或了解PTX内部实现者优先
g. 有良好的的团队合作精神和沟通能力


欢迎各位大牛投简历,请发简历至邮箱: xiao8181910@163.com,谢谢!













补充内容 (2020-8-1 08:35):
入职成功,一律送think pad 一台
 楼主| 发表于 2020-6-29 16:58:18 | 显示全部楼层
顶顶顶!~
 楼主| 发表于 2020-6-30 13:46:16 | 显示全部楼层
 楼主| 发表于 2020-7-1 12:24:52 | 显示全部楼层
 楼主| 发表于 2020-7-7 16:59:40 | 显示全部楼层
ding ding
发表于 2020-7-8 22:10:54 | 显示全部楼层
啥公司呢?
 楼主| 发表于 2020-7-15 18:40:24 | 显示全部楼层
兄弟们,来吧-
 楼主| 发表于 2020-7-30 21:23:36 | 显示全部楼层
来吧,定期来顶顶顶
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

关闭

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-29 22:30 , Processed in 0.031831 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表