在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2334|回复: 5

[求助] 焊接后数字引脚输入阻抗低

[复制链接]
发表于 2019-10-23 13:33:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 wjxh950210 于 2019-10-23 13:36 编辑

小弟第一次设计一款数模混合芯片,芯片是wire bonding到子板上,子板再通过插针插到母板上的。在焊接子板与母板的插针时,发现数字输入引脚非常容易从焊接前的高阻(几M欧)变成低阻状态(500欧~10K欧),同时通电后的数字静态功耗很高,低阻输入节点越多静态功耗越高。几乎没有低阻输入节点的芯片静态约500uA的电流,最多低阻输入节点的静态约10+mA。输入电阻的测试方法就是简单的用万用表测试输入引脚与数字地之间的电阻。
如果非常小心地焊接,保证每个焊点只焊两三秒,则引脚不会出现上述情况。
------------请问这种情况是否为焊接导致的栅极击穿?如果是,那是焊接温度导致的,还是静电导致的呢?有什么办法可以判断原因呢?
另外,我的数字模块输入端是如下接的,模拟IO+二极管+BUFFER+数字电路,IO上也是接了ESD的,用的SMIC180工艺。
SMC_ARRAY数字输入结构.PNG
-------------这种结构是否会存在ESD的隐患?

子板如图所示:
子板图片.jpg
发表于 2019-11-11 21:57:55 | 显示全部楼层
1),子板与母板的ESD能力,才能代表这个系统的ESD能力。图中的ESD结构不能代表ESD能力。因此,如果条件允许,可分别测试/分析下子板与母板的ESD能力

2),焊接过程是否合规?


 楼主| 发表于 2020-7-25 17:41:09 | 显示全部楼层


andyjackcao 发表于 2019-11-11 21:57
1),子板与母板的ESD能力,才能代表这个系统的ESD能力。图中的ESD结构不能代表ESD能力。因此,如果条件允 ...


感谢回复!后来发现了问题,是焊接时候用的烙铁接地有问题,烙铁头耦合出了很大幅度的50Hz交流电,应该是这样击穿了
发表于 2021-6-13 23:04:17 | 显示全部楼层


wjxh950210 发表于 2020-7-25 17:41
感谢回复!后来发现了问题,是焊接时候用的烙铁接地有问题,烙铁头耦合出了很大幅度的50Hz交流电,应该是 ...


“烙铁头耦合出了很大幅度的50Hz交流电”,这个是什么意思,方便说的详细些么?
 楼主| 发表于 2021-7-7 13:55:54 | 显示全部楼层


liuyingpz 发表于 2021-6-13 23:04
“烙铁头耦合出了很大幅度的50Hz交流电”,这个是什么意思,方便说的详细些么?
...


三相插头的烙铁上,烙铁头应该是接地的,很多烙铁还会有单独的一个接地夹线来保证烙铁头接地。但是我们之前用的插线板接地线有问题,导致烙铁头没有很好的接地,用万用表和示波器可以在烙铁头上测出60V/50Hz的交流电。应该是电源耦合过去的,没有什么驱动能力,人手碰并不会触电,但是可能焊接的时候会损坏芯片。
发表于 2021-7-15 09:23:15 | 显示全部楼层


wjxh950210 发表于 2021-7-7 13:55
三相插头的烙铁上,烙铁头应该是接地的,很多烙铁还会有单独的一个接地夹线来保证烙铁头接地。但是我们之 ...


感谢解释
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-17 07:22 , Processed in 0.023361 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表