在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2764|回复: 2

[讨论] 电压大小如何影响时序?具体原理是啥?

[复制链接]
发表于 2019-10-19 21:43:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Hi all,最近想研究电压对芯片时序有什么影响。有几个问题,大家是怎么理解的?

1、数字芯片电压(直流)大小是如何影响芯片时序的?电压大了保持时间裕量会变小?电压小了建立时间裕量会变小?原因是啥呢?
2、电源噪声(power supply noise)是如何影响时序的?
3、大家在做动态IR drop分析时有没有分析其对timing的影响?
4、有没有相关的资料或书籍推荐?
 楼主| 发表于 2019-10-20 11:49:27 | 显示全部楼层
人气不够旺
发表于 2019-10-21 15:48:24 | 显示全部楼层
电压大了 delay 就会小,芯片跑得快,CPU 加压超频就是这个原理
delay 小了,setup 变好,hold 变差
电源噪声会引起 delay 的波动,一般通过设置 derating 来留margin,保证即使电源正常波动也不出现时序问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-19 12:40 , Processed in 0.017257 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表