在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1072|回复: 1

[求助] 求助关于sigma delta ADC的decimator的仿真问题

[复制链接]
发表于 2019-7-4 17:25:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,我的sigma delta modulator是用cadence实现的,modulator的OSR=2048,f(in)=25Hz, 如图是仿真输出波形

我把输出数据导入到matlab里,用simulink实现一个decimator,decimator用的是FIR-decimator,降采样率为1024. 如图分别是simulink里的schematic和FIR-decimator的参数设置,小弟没有怎么用过simulink,所以不知道哪里出了问题,simulink仿真的输出没有波形。求大神解答



FIR-decimator

FIR-decimator

schmatic-decimator

schmatic-decimator

output-modulator

output-modulator
发表于 2019-9-22 01:05:53 | 显示全部楼层
你好,请问osr=2048,做的一位一阶吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-19 00:08 , Processed in 0.017131 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表