在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1241|回复: 3

[求助] 95nm DRC错误大家帮忙看一下

[复制链接]
发表于 2019-7-2 20:04:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Latchup.7.13.2{@Minium distance between nwell(with p+ ACT(diff))}and any grounded Nwell is 40um.
这个错误要怎么解决呢?
发表于 2019-7-2 21:02:27 | 显示全部楼层
本帖最后由 yanpflove 于 2019-7-3 09:09 编辑

你好,
挺清楚的呀,它说间距不够,要么加大间距,要么更改对象,使其不再需要这个规则。
1,加大间距:修改版图,使得nwell(with p+ ACT(diff)) 与grounded Nwell之间的间距不小于40um呀;
2,不要让nwell接地,对象变了,就不会被这个规则检查了;3,将N阱电容替换成其他形式的电容,比如NMOS,PMOS,MIM等,就不存在grounded Nwell了,对象变了,就不会被这个规则检查了;
4,或者也可能是这个Nwell标记错了,程序识别是否“grounded”,肯定是按照你指定的电源和地来判断的,检查下是不是输入错误了呀。
发表于 2019-7-19 09:40:47 | 显示全部楼层
这个错误出现个BJT那边吧?这种我们是直接waive
发表于 2019-7-19 11:34:28 | 显示全部楼层
BJT/VARACTOR/PPSCAP等一般都会有grounded nwell出现,在layout布局的时候就要注意周围不要放PMOS(用NMOS或者电阻来撑开与PMOS的间距也就撑开了rule中要求的距离了),否则的话后期才考虑的话基本没有空间来解决这种问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-20 17:34 , Processed in 0.019371 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表