在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1278|回复: 1

[讨论] MPW 该怎样计算?

[复制链接]
发表于 2019-6-28 15:00:21 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 wenfangsibao 于 2019-6-28 15:27 编辑

有三个clock,各自都有自己的sink。
问题是,对于clk2 和 clk3 的 sink 而言,计算 MPW 的时候所用到的 latency 该怎样计算?是分别从 PLL 和 div_reg 开始计算吗,还是一律从 clk1 开始?
谢谢。
image1.jpeg

后来想了一下,我自己认为,clk3 的 sink MPW latency 肯定应该从 div_reg 开始计算。
clk2 的 sink MPW latency 大概应该从 PLL 开始计算。
发表于 2019-7-8 09:15:01 | 显示全部楼层
你是指  clock tree 的概念?   你的clock3是分频clcok,   做clock tree的时候, 是自动穿透过去的。  你这个图,一般是把pll输出作为 clock的起点生成 clock2。然后做clocktree,穿透clock3。    另外clock1 也是一个clock起点。 单独做tree。这个clock1 反正loading 比较小。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-19 12:31 , Processed in 0.018535 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表