在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1250|回复: 4

[求助] ADI 大电流 超低相噪 VCO架构

[复制链接]
发表于 2019-4-21 18:39:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
ADF4350 可以4-8Ghz频带内调谐,100 kHz 偏置时的相位噪声为 –114 dBc/Hz,1 MHz 偏置时的相位噪声为 –134 dBc/Hz。
但是他的电流消耗特别大,vco core电流消耗在80mA以上
有谁知道他用的是什么架构吗
仿了几个jssc中超低相噪的VCO,但是远达不到这个水平
发表于 2019-4-22 10:29:46 | 显示全部楼层
FoM=190.5
发表于 2019-4-22 14:09:16 | 显示全部楼层
SiGe工艺做的,耐压好。CMOS也可以做到差不多接近的水平
 楼主| 发表于 2019-4-23 15:23:03 | 显示全部楼层
你好,请问类似的电路结构图或者论文吗,能发我一份吗,谢谢
我们用的是0.13umsige工艺,我最好的就仿到-93dbc@110kHz,我是新手
 楼主| 发表于 2019-4-30 15:09:42 | 显示全部楼层
邮箱:315699289@qq.com
多谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-29 23:16 , Processed in 0.020077 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表