在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2005|回复: 7

[求助] Fishbone 仿真

[复制链接]
发表于 2018-12-8 16:49:30 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有没有做过Hspice 仿真fishbone clock 的大神,Hspice 用的".sp" 文件可以用pr工具吃的netlist转化吗?,如果可以,用啥工具转?谢谢!
发表于 2018-12-8 21:06:17 | 显示全部楼层
回复 1# wrxs


   没干过。不过应该可以,仿真器用finesim之类的,用hspice估计玄,hspice能处理的仿真数据还是很有限的,太大的设计估计还是很困难的。
   你仿真一个时钟树的结构,肯定要带着寄生才有意义吧。我觉得器件规模应该超过hspice的处理能力了。

   PR吐出来的网表加上寄生的spef,是可以的。但要修改一些,你吐出来来的是个verilog网表,用calibre的v2lvs命令,转换成spice的网表,当然还要手动修改些东西,仿真应该还是可以做的。
 楼主| 发表于 2018-12-9 12:02:29 | 显示全部楼层
嗯是的 Hspice 能处理的电路规模确实有限,finesim 可以用来try run, 速度能比Hspice 快很多,可以用Hspice signoff ,而且他们时间的correlation 也比较好。应该是在pr里面把tree做好,然后,把clock tree的netlist 单独拎出来转换成spice网表,然后手动改一些内容吧,但是pr吐出来的spef怎么让Hspice吃进去?
 楼主| 发表于 2018-12-9 12:16:14 | 显示全部楼层
回复 2# andyfan


  的确,Hspice 能处理的电路规模确实有限,可以用你说的finesim try run,速度能快很多,最后可以用Hspice 来signoff 而且他们之间的correltaion 也很好。有个不明白的地方就是在pr工具里面是不是先把clock tree 做好,然后抽出spef,如何让Hspice 把spef吃进去(Hspice 可以吃寄生参数文件吗);另外,只让Hspice 吃clock tree 的网表吧。
发表于 2018-12-9 12:23:05 | 显示全部楼层
回复 4# wrxs


   我记得是支持spef格式的,当然具体没试过。v2lvs吐出来的网表是和版图过LVS的,寄生也是版图抽出来的,所以反标是一一对应的。
 楼主| 发表于 2018-12-9 13:35:45 | 显示全部楼层
回复 5# andyfan


   Thanks 我试试!
发表于 2021-1-20 23:20:29 | 显示全部楼层
问一下楼主,问题解决了吗?我这还有个问题想请教一下,fishbone 结构driver是一堆clock buffer堆起来的,这种starrc抽rc的时候不会报错吗?还是说里面有特殊的设置?
发表于 2021-1-20 23:21:46 | 显示全部楼层
楼主的问题解决了吗?我顺便问一下,fishbone结构在用starrc抽spef的时候,会对fishbone的driver做什么特殊处理吗?不会有问题吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-26 05:13 , Processed in 0.023156 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表