在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1673|回复: 0

[求助] 有没有什么芯片上的共面波导版图设计方面的资料?谢谢!

[复制链接]
发表于 2018-11-30 09:35:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
目前遇到一个比较蠢的问题,想做片上的GCPW,发现两边的ground和底层金属连接的过孔打太多EM仿真跑不起来,把via做个layout simplification或者直接用via lump又出现了S21的偏差。
想说减少一些via的分布,但又不知道减少到多少是合适的,不会影响到这个无源器件特性和reliability的。
所以有没有什么CPW设计方面的资料,最好基础一些……我基本没有微波电磁场方面的知识……

或者有什么方便的可以大致估算CPW特征阻抗的小工具也麻烦提供一下……
谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-29 19:29 , Processed in 0.014254 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表