在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2078|回复: 0

[原创] 勇敢的芯Altera FPGA连载76:基于SignalTap II的超声波测距调试之SignalTap II配置

[复制链接]
发表于 2018-6-11 22:48:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
勇敢的芯伴你玩转Altera FPGA连载76基于SignalTap II的超声波测距调试之SignalTap II配置

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1i5LMUUD

1.jpg

采样时钟设置


如图9.8所示,首先在“SignalConfiguration”下面设置采样时钟。点击Clock一列最后面的“”按钮,弹出的“Node Finder”窗口中,设置Named为“*clk_100khz_en*”,设置Options下的Filter为“SignalTap II: pre-synthesis”,单击“List”按钮;接着在Nodes Found下面选中信号“clk_100khz_en”,单击“>”按钮添加到Selected Nodes中,作为我们的采样时钟;完成设置后点击OK

2.jpg

9.8 采样时钟选择


如图9.9所示,接下来设置采样深度(SampleDepth)为16K;触发类型(Type)为Continuous;触发的流控制(Trigger flow control)为Sequential;触发位置(Trigger position)为Pre triggerposition;触发条件(Trigger conditions)为1

5.jpg

9.9 采样和触发配置

采样信号设置


如图9.10所示,在空白区域,双击鼠标,随后弹出NodeFinder,选择Filter为“SignalTap II: pre-synthesis”,再单击“List”;然后再Nodes Found下面找到信号ultrasound_echoultrasound_trig,同时选中它们,再单击“>”按钮将其添加到Selected Nodes中,完成后点击OK

4.jpg

9.10 测量信号添加

触发条件设置


添加完采样信号,如图9.11所示,这里可以在ultrasound_echo信号的Trigger Conditions一列中,选择器触发条件为上升沿。

3.jpg

9.11 采样信号

保存设置


接着我们可以点击菜单“FileàSave”,将当前设置保存为stp1.stp,当然最好是保存在当前工程文件夹下了,具体路径大家要记住,如笔者习惯于放到如图9.12所示的路径下。

8.jpg

9.12 文件保存

添加到工程中


如图9.13所示,回到Quartus II的主菜单,单击“Assignments à Settings…

7.jpg

9.13Settings菜单


如图9.14所示,在Settings中,找到“SignalTap II Logic Analyzer”选项,勾选“Enable SignalTap II Logic Analyzer”,随后再“SignalTap II File name”后面输入当前stp文件所在路径。 6.jpg

9.14 Enable SignalTap II Logic Analyzer设置


完成以上设置后,请重新编译整个工程。

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-29 12:48 , Processed in 0.017133 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表