在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1758|回复: 2

本人所作 MIT Computation Structures 课程设计

[复制链接]
发表于 2018-6-11 15:19:54 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
学习MIT课程Computation Structures后在FPGA上实现了5级流水线的β处理器(MIT的教学cpu),另外设计了一个I/O接口并实现了几个简单的外设——按键,LED,数码管,UART,这样在开发板上运行就有可观察的现象。由于本版附件文件大小限制,附件中只包含RTL和Quartus Prime工程,完整的项目(包含文档,汇编器及包含文件,测试代码)在GitHub:https://github.com/kathywh/Kabeta

Kabeta.zip (62.63 KB, 下载次数: 6 )

说明:由于Kabeta使用了Cyclone IV的存储器和PLL IP核,如用其他系列或其他厂家FPGA编译,需要重新生成对应型号的IP,另外还要根据开发板修改外设引脚和信号极性。
发表于 2018-6-14 19:16:06 | 显示全部楼层
谢谢分享
发表于 2018-7-3 11:31:59 | 显示全部楼层
回复 1# kathywh

谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 16:29 , Processed in 0.020135 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表