在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4911|回复: 18

[讨论] LDO振荡问题求助!!!

[复制链接]
发表于 2017-12-13 10:09:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近做了一款LDO,流片回来后有百分之十五左右的不良率(有小振幅的振荡),测试结果:Tosc=400Hz,P-P=30mV,Cout=1uF.增加或减小输出的电容只能影响振荡频率,振幅不变,给芯片加热后振荡会慢慢消失。好的芯片降温后是不会出现振荡的,ESR电阻大小的改变也没影响的。疑问就是这百分之十五的不良率是怎么产生的呢?
Vref是没问题的,可以通过PIN外接电压,振荡还是存在,FIB做的只剩下一个环路了,AMP+BUFF+PMOS+反馈。现在没思路了,求助大神!
发表于 2017-12-13 12:12:07 | 显示全部楼层
ESR电阻大小的改变也没影响
发表于 2017-12-13 12:51:56 | 显示全部楼层
尝试着改改东西测试呗  输入电容 输出电容  ESR大小 ILOAD等等  看看哪些情况下振荡  哪些情况下不振
 楼主| 发表于 2017-12-13 13:07:37 | 显示全部楼层
回复 2# 122013137

改变ESR也没变化的
 楼主| 发表于 2017-12-13 13:12:10 | 显示全部楼层
回复 3# aircraft511


    测试结果就好像给负载电容充放电(空载或轻载),加大负载电流(3mA以上)至少在示波器上看不到振荡,但是分析振荡依然存在,只是由于负载电流增大,无法观察到这种充放过冲
发表于 2017-12-13 14:47:32 | 显示全部楼层
改变芯片供电电源看看,我们以前一个客户的产品用外部LDO给芯片供电,结果芯片内部的LDO输出也是振荡,后来找了很久发现芯片的电源也有振荡,因为他用的外围LDO有问题,改了就好了。
     从芯片来看,估计还是在设计时预留的闭环相位裕度不够。流片的芯片很多参数都会和MODEL有点偏差,15%的不良率这个比率还比较高。你把你的电路带着外围CAP和ESR models在各个CORNER下再RUN一下。
 楼主| 发表于 2017-12-13 15:10:36 | 显示全部楼层



谢谢,电源也考虑过,当时弄了一个很大的RC,让电源缓慢上升,结果还是振荡的。外部环境只有输入电容,负载电容。改变负载电容也没用,开始怀疑ESR有问题,人为的去改变ESR大小,也只能影响到频率问题,现在没一点点思路了。corner各个极限情况都仿真过,唉!
 楼主| 发表于 2017-12-13 16:32:47 | 显示全部楼层
回复 6# fashion612


    谢谢,电源也考虑过,用了很大的RC,让电源缓慢上升,上升到工作电压后还是振荡了
corner都仿真着看过,测试能想到的都去尝试着改变让其不要振荡,但是除了加大负载电流,加热,其他改变ESR,Cout,这些都没有用
发表于 2017-12-13 16:37:56 | 显示全部楼层
回复 5# handsomexk


   什么叫至少在示波器上看不到振荡,但是分析振荡依然存在?
 楼主| 发表于 2017-12-13 16:52:59 | 显示全部楼层
回复 9# aircraft511


    因为改变负载电容,只能改变振荡频率,就好像给负载电容充放电一样,这是在空载的情况下。当有负载电流(3mA以上)的时候,相当于给了输出一个强下拉,就不存在给负载电容充放电的过程了,但是分析认为功率管栅端的振荡依然存在
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-29 13:31 , Processed in 0.028256 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表