在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1768|回复: 0

[求助] ISE14.4,spartan-6怎么产生扩频时钟啊?哪位大大来说说

[复制链接]
发表于 2017-5-26 14:47:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
单板用了FPGA提供LVDS时钟给其他单板作为板间通讯时钟,想减少时钟辐射。看有介绍说可以用扩频时钟的方法来处理。所以想尝试下,看了XAPP1065资料的介绍,可以用DCM_CLKGEN来生成扩频时钟。ISE版本是14.4,应该是可以的。
通过core_generator,调出clocking wizard,然后选用DCM_CLKGEN。但是没有spread_spectrum相关的设置啊。XAPP1065里说的参数,CENTER_LOW_SPREAD,CENTER_HIGH_SPREAD,啥的都没有啊,那怎么产生扩频时钟呢???
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 23:04 , Processed in 0.014094 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表