在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3304|回复: 6

[求助] 求助低压电路的ESD设计

[复制链接]
发表于 2017-4-5 17:22:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有个疑问求助一下,core电压1.2V,IO电压3.3V。如果有一个1.2V 器件设计的模块信号需要引出,比如反相器,那么ESD怎么设计比较好呢?
我的想法是:
1. 采用1.2V NMOS 做GGNMOS,或者加上1.2V PMOS对电源(可选)。
2. 采用1.2V pdiode和ndiode,对1.2V的VDD和VSS, VDD和VSS有1.2V的clamp。
可是上面两个电路都有一个问题,高温时待机漏电流太大,因为1.2V器件的漏电比较明显,不管什么工艺应该不会有太大差异。
而实际要求待机功耗<1uA,本来是够的,加上IO的漏电流肯定超了。
有没有比较好的方案,比如采用3.3V的器件设计呢?
发表于 2017-4-6 10:51:57 | 显示全部楼层
模拟电路高频输出,采用2,低频用1.
1.2v内核不适合用3.3v器件做保护
 楼主| 发表于 2017-4-6 12:59:30 | 显示全部楼层
回复 2# inicetime


    多谢回复,可否采用3.3V ESD加串联电阻,后面加2级ESD保护,用1.2V器件?
发表于 2017-4-17 20:10:04 | 显示全部楼层
设计一个1.2V的主ESD来保护
发表于 2017-5-2 15:48:44 | 显示全部楼层
2楼正解,如果是vds 还好说 适当增大l 对沉底的。。。 不晓得拉
发表于 2017-5-4 10:12:32 | 显示全部楼层
你只设计一个对地的ESD不就得了?这样VCC看不到这个leakage current了。
发表于 2019-5-14 16:31:30 | 显示全部楼层
楼主有经验可以分享了吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-20 05:20 , Processed in 0.023508 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表