在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1474|回复: 0

[原创] 例说FPGA连载68:AV视频采集之移位寄存器时序解析

[复制链接]
发表于 2017-1-19 16:30:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
例说FPGA连载68AV视频采集之移位寄存器时序解析

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1c0nf6Qc

1.jpg



下面我们给出几个时序波形图,帮助大家来理解移位寄存器接口的工作原理。如图12.16所示,这里假设移位寄存器原本是空的,我们在clken拉高时,从shiftin[7:0]连续输入了1283个数据,那么在输入数据的第1280个时钟周期,即图示的clken拉高的倒数第4个时钟周期(对应shift[7:0]的数据为0x10时),taps[7:0]shiftout[7:0]同时出现了移位寄存器在1280个时钟周期前由shiftin[7:0]接口输入的数据,即0x11。以此类推,随后若clken继续保持高电平,则taps[7:0]shiftout[7:0]总线上将持续输出由shiftin[7:0]输入的数据。

2.jpg

12.16 移位寄存器工作原理波形示意图1

我们接着来看,若clken在某些时钟周期拉低,则会出现什么情况。如图12.17所示,clken在拉高了1280个时钟周期后,紧接着拉低2个时钟周期,然后再拉高。那么,在第1280个时钟周期,taps[7:0]shiftout[7:0]总线上正常出现1280个时钟周期前在shiftin[7:0]上的数据。而紧接着的2clken拉低的时钟周期里,taps[7:0]shiftout[7:0]总线是的数据保持0x11不变,只有当clken再次拉高后,它们才会继续更新输出的数据。也就是说,clken拉低的时钟周期里,移位寄存器内部相当于停滞状态。利用这个特性,其实可以帮助我们设计中在使用移位寄存器时实现一些灵活的数据流控制。

3.jpg

12.17移位寄存器工作原理波形示意图2





您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-18 12:43 , Processed in 0.017009 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表