在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5388|回复: 10

[求助] DDR3的bank间乒乓操作问题

[复制链接]
发表于 2017-1-19 10:25:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好,我是正在学习DDR3的新手,现在导师让实现将DDR3封装成大fifo,能够完成大数据的连续收发。由于DDR3读写分时复用,可能会造成效率低的问题,我想运用bank间的乒乓操作,确定好读写切换的时间tWTR和读写的速率来确定状态机中每次读写的地址个数,不知道这样的方法可行不?
发表于 2017-1-19 10:29:52 | 显示全部楼层
把DDR3封装成大FIFO,不是一般都弄两个小FIFO,一写,一读,这样来操作吗
 楼主| 发表于 2017-1-19 10:38:34 | 显示全部楼层
回复 2# 菜鸟要飞
嗯嗯,是的,目前是这样设计,但读写是分时不同步的,现在想达到读写同步。谢谢您的回复
发表于 2017-1-19 10:47:25 | 显示全部楼层
回复 3# 昶橙子


   那你带宽要求很高,不这样做,达不到要求?
 楼主| 发表于 2017-1-19 10:49:49 | 显示全部楼层
回复 4# 菜鸟要飞 嗯嗯,我感觉乒乓化有点复杂了,而且我也不清楚每次的读写切换时间tWTR相不相同~
发表于 2017-1-22 13:00:42 | 显示全部楼层
回复 3# 昶橙子


   MIG控制器肯定是分时复用的啊,怎么能读写同步呢?肯定要在他们之间来回切换。我现在做的跟你的类似,但是发现app_rdy在WR和RD之间切换时呈现没有规律的拉高拉低现象,不像一直写或一直读是有规律的脉宽,这样控制器的带宽利用率就很低了,不知道你怎么解决。
发表于 2017-2-5 15:02:22 | 显示全部楼层
在FPGA内部加两个小的FIFO
发表于 2017-2-7 10:37:56 | 显示全部楼层
根据读写命令条数来实现一个仲裁器,就好了
 楼主| 发表于 2017-2-14 16:07:58 | 显示全部楼层
回复 6# daneast
要求实现读写同步,打算采用两个DDR3间的乒乓操作或者DDR3 bank间的乒乓操作来实现。
 楼主| 发表于 2017-2-14 16:08:45 | 显示全部楼层
回复 7# yhmwjmm
我会考虑的,谢谢您
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-20 02:54 , Processed in 0.026505 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表