在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1487|回复: 3

[求助] 关于FPGA程序不稳定的问题

[复制链接]
发表于 2016-8-31 21:31:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人现在使用xilinx的FPGA,在原有的程序上修改部分内容,但是我发现每次从chipescope抓取的信号不同,出来的结果也不同,后来看了一下,每次抓取的信号不同,有些信号的时钟约束不满足,并且每次不满足的时钟约束的信号不同。请问大神们,这种情况的原因是什么?该如何调试?谢谢!
发表于 2016-9-1 08:44:25 | 显示全部楼层
回复 1# feiyangbaxia

我觉得问题可能有两点:1. 代码的时序设计需要优化;
2. 使用chipscope抓取数据时,尽可能抓取和采样时钟同一时钟域的信号。
发表于 2016-9-1 09:56:48 | 显示全部楼层
先把已知问题解决---时序问题;
即使时序不满足,我认为也不一定是时序的问题,有可能如楼上所说,你的采样时钟是否能够确保采样数据完整。
发表于 2016-9-4 17:24:12 | 显示全部楼层
抓拍的时候于你选择的时钟也有关系的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-24 09:26 , Processed in 0.036156 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表