在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 24828|回复: 104

[资料] System Verilog Assertions应用指南 扫描完整版

[复制链接]
发表于 2016-8-22 13:47:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
内容简介[url=]
编辑[/url]

本书不仅系统地介绍了SVA这种硬件验证语言(HVL)的基本语法,而且针对不同类型的IC设计深入浅出地介绍了SVA的应用。全书共分8章,其中前面三章介绍了ABV(基于断言的验证)方法学、SVA的语法及用一个实例介绍了SVA的应用。后四章分别讨论了SVA在各种典型设计中的应用。这些典型设计模型包括了:有限状态机(FSM),数据通道,存储控制器,基于PCI局部总线系统和测试平台(testbench)。无论是对刚刚接触断言的新手还是资深设计验证工程师,本书都是案前必备的一本参考书!
作 者:SRIKANTH VIJAYARAGHAVAN[美]
出版时间:2006-10-01
版 次:初版
包 张:平装

目录[url=]
编辑[/url]

"第0章基于断言的验证
第1章SVA介绍
1.1什么是断言
1.2为什么使用Systemverilog断言(SVA)
1.3SystemVerilog的调度
1.4SVA术语
1.4.1并发断言
1.4.2即时断言
1.5建立SVA块
1.6一个简单的序列
1.7边沿定义的序列
1.8逻辑关系的序列
1.9序列表达式
1.10时序关系的序列
1.11SvA中的时钟定义
1.12禁止属性
1.13一个简单的执行块
1.14蕴含操作符
1.14.1交叠蕴含
1.14.2非交叠蕴含
1.14.3后续算子带固定延迟的蕴含
1.14.4使用序列作为先行算子的蕴含
1.15SvA检验器的时序窗口
1.15.1重叠的时序窗口
1.15.2无限的时序窗口
1.16“ended”结构
1.17使用参数的SVA检验器
1.18使用选择运算符的SVA检验器
1.19使用true表达式的SVA检验器
1.20“$past”构造
1.21重复运算符
1.21.1连续重复运算符

  • 1.21.2用于序列的连续重复运算符

  • 1.21.3用于带延迟窗口的序列的连续重复运算符

  • 1.21.4连续运算符
  • 和可能性运算符
    1.21.5跟随重复运算符[->]
    1.21.6非连续重复运算符[=]
    1.22“and”构造
    1.23“intersect”构造
    1.24“or”构造
    1.25“firstmatch”构造
    1.26“throughout”构造
    1.27“within”构造
    1.28内建的系统函数
    1.29“disableiff”构造
    1.30使用“intersect”控制序列的长度
    1.31在属性中使用形参
    1.32嵌套的蕴含
    1.33在蕴含中使用if/else
    1.34SVA中的多时钟定义1.35“matched”构造
    1.36“expect”构造
    1.37使用局部变量的SVA
    1.38在序列匹配时调用子程序
    1.39将SVA与设计连接
    1.40SVA与功能覆盖
    第2章SVA模拟方法论
    2.1一个被验证的实例系统
    2.1.1主控设备
    2.1.2中间设备
    2.1.3目标设备
    2.2块级验证
    2.2.1SVA在设计块中的应用
    2.2.2仲裁器的验证
    2.213模拟中针对仲裁器的SVA检验
    2.2.4主控设备的验证
    2.2.5模拟中针对主控设备的SVA检验
    2.2.6胶合(Glue)的验证
    2.2.7模拟中针对胶合逻辑(gluelogic)的SVA检验
    2.2.8目标设备的验证
    2.2.9模拟中针对目标设备的SVA检验
    2.3系统级验证
    2.4功能覆盖
    2.4.1实例系统的覆盖率计划
    2.4.2功能覆盖小结
    2.5用于创建事务日志的SVA
    2.6用于FPGA原型测试的SVA
    2.7SVA模拟方法的小结
    第3章SVA在有限状态机中的应用
    3.1设计例子――FSM1
    3.1.1FSMl的功能描述
    3.1.2FSMl的SVA检验器
    3.2设计实例――FSM2
    3.2.1FSM2的功能描述
    3.2.2FSM2的SVA检验器
    3.2.3有时序窗口协议的FSM2
    3.3在FSM中应用SVA的小结
    第4章SVA用于数据集约型(DATAINIENSVE)的设计
    4.1简单乘法器的检验
    4.2设计实例――算术单元
    4.2.1WHT算术
    4.2.2WHT硬件的实现
    4.2.3WHT模块的SVA检验器
    4.3设计实例一PEG的数据通路设计
    4.3.1三模块的深入探讨
    4.3.2用于JPEG设计的SVA检验器
    4.3.3.IPEG模型的数据检验
    4.4数据集约型设计的小结
    第5章SVA储存器
    5.1存储控制系统实例5.1.1cpu―AHB接口操作
    5.1.2存储控制器的操作
    5.2SDRAM的验证
    5.3SRAM/FLASH的验证
    5.4DDR-SDRAM的验证
    5.5存储器SVA的小结
    第6章SVA协议接口
    6.1PCI简介
    6.1.1一个PCI读出事务的实例
    6.1.2PCI写入事务实例
    6.2PCI系统实例
    6.3情形1――主控DUT设备
    6.4情形2――目标DUT设备
    6.5情形3――系统级断言
    6.6用于标准协议的SVA小结
    第7章对检验器的检验
    7.1断言验证
    7.2双信号SVAAssenionTest
    7.2.1双信号的逻辑关系
    7.2.2电平敏感逻辑关系激励的产生
    7.2.3边沿敏感逻辑关系激励的产生
    7.2.4双信号的时序关系
    7.2.5时序关系激励的产生
    7.2.6双信号的重复关系
    7.2.7双信号ATB环境
    7.3一个PCI检验器的ATB实例
    7.4检验器检验小结
  •  楼主| 发表于 2016-8-22 16:38:52 | 显示全部楼层
    本帖最后由 jimcmwang 于 2016-8-22 16:41 编辑

    贴上附件,

    System Verilog Assertions应用指南 (美)维加亚拉哈文,拉门那斯著 清华大学出版社 2006.rar (9.76 MB, 下载次数: 1342 )


    System Verilog Assertions应用指南 (美)维加亚拉哈文,拉门那斯著 清华大学出版社 2006.rar

    9.76 MB, 下载次数: 1753 , 下载积分: 资产 -4 信元, 下载支出 4 信元

    发表于 2016-8-22 17:51:18 | 显示全部楼层
    kankan
    发表于 2016-8-23 00:27:14 | 显示全部楼层
    回复 2# jimcmwang


         thanks for sharing
    发表于 2016-8-23 06:43:17 | 显示全部楼层
    回复 2# jimcmwang


       Thanks!Study...
    发表于 2016-8-24 09:59:11 | 显示全部楼层
    看看全不全
    发表于 2016-8-24 11:39:48 | 显示全部楼层
    THKS FOR SHARING.
    发表于 2016-8-28 08:33:49 | 显示全部楼层
    Thanks
    发表于 2016-8-31 06:49:40 | 显示全部楼层
    Thanks for share.
    发表于 2016-9-1 00:05:55 | 显示全部楼层
    谢谢分享
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    站长推荐 上一条 /3 下一条

    ×

    小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
    ( 京ICP备:10050787号 京公网安备:11010502037710 )

    GMT+8, 2024-4-16 17:34 , Processed in 0.038622 second(s), 9 queries , Gzip On, Redis On.

    eetop公众号 创芯大讲堂 创芯人才网
    快速回复 返回顶部 返回列表