在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2608|回复: 4

[求助] 关于小数锁相环锁定检测以及时钟match的问题

[复制链接]
发表于 2016-7-18 09:32:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
问题一,由于在小数型锁相环里,PFD的两个输入一为参考信号,一为小数分频器输出,这两个信号之间会存在相位差。如果据此判断锁相环有无进入锁定状态,该如何设计电路?或者有其他的方法来判断进入锁定状态。
二,delta sigma调制器的工作时钟是多模分频器的输出,而多模分频器的控制信号又是delta sigma调制器的输出。这两个信号就是先有鸡还是先有蛋的问题,在时序处理上该如设计才能保证功能正确?


谢谢。
发表于 2016-7-18 14:33:43 | 显示全部楼层
请问你的sigma delta是用逻辑电路搭的还是数字代码写?
 楼主| 发表于 2016-7-18 15:24:07 | 显示全部楼层
回复 2# lizy369


   都可以吧!这有啥区别吗?
发表于 2016-7-18 17:17:22 | 显示全部楼层
回复 3# danglang


   功能上应该没什么区别吧。   我最近也在研究这个,请问降低DSM的spur用什么办法比较好?
 楼主| 发表于 2016-7-18 21:06:41 | 显示全部楼层
回复 4# lizy369


   高阶,dither,FIR滤波,多相位的VCO输出,DAC补偿,也就这些了吧?
不过每一种都不好弄是真的。。。。。。最近被虐得很惨。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-20 02:16 , Processed in 0.028575 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表