在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: leishangwen

[原创] OpenMIPS教学版(VerilogHDL)v1.0,全网首发!!

[复制链接]
发表于 2014-12-4 14:51:00 | 显示全部楼层
感谢楼主
发表于 2014-12-22 19:24:54 | 显示全部楼层
我向您请教个问题
在解决数据相关问题的时候,是把后面阶段,比如执行阶段,的数直接流回到前面阶段,比如译码阶段,这样会导致译码阶段需要等执行阶段(比如这时已经用了时间T)完成后,才能进行运行得到正确的结果(译码阶段也需要时间T来完成),这样是不是就导致译码阶段必须有2T的时间才能完成,从而降低了CPU整体的运行频率。
 楼主| 发表于 2014-12-22 23:26:23 | 显示全部楼层
回复 42# baici


    你说的只是一种理论的结果,从理论分析会这样,但从一个整体看,也许访存阶段需要3T,那么处理器的频率就要依据3T来设计,此时执行阶段到译码阶段的数据前推,完全不影响处理器的频率。但如果执行阶段是最耗时的阶段,那么这种前推就会影响处理器的频率,此时可以将执行阶段在细分出几个阶段。
发表于 2014-12-23 23:31:09 | 显示全部楼层
回复 43# leishangwen

谢谢楼主回复,也就是说觉得哪个阶段用时长,想提升CPU的运行频率的话,就应该把关键路径进行再次分解。我现在还没有看完您的著作,这个CPU能跑到多少M?目前主流CPU的流水线是多少级?不过CPU频率多块跟CPU的架构应该有很大的关系。
 楼主| 发表于 2014-12-24 17:40:38 | 显示全部楼层
回复 44# baici


    这个只是给大家了解处理器实现的一个工具,并没有针对频率做优化,有人在de2 115上使用50M试过,可以。
发表于 2014-12-24 23:11:17 | 显示全部楼层
回复 45# leishangwen

好的,谢谢楼主
发表于 2015-1-3 03:57:05 | 显示全部楼层
还没下载,先支持
发表于 2015-1-14 21:38:15 | 显示全部楼层
回复 1# leishangwen


   恩,已经拜读到第七章了,思路确实很清晰。攒。。。
发表于 2015-1-14 21:44:37 | 显示全部楼层
回复 15# feiyue5754


   我说一下自己的看法:该书中组合逻辑都是在一开始就直接指定了默认的情况,所以,只要case里的变量不需要发生对应的动作,就不用再说明else的情况了。。我看的比较浅。不知道是不是
 楼主| 发表于 2015-1-15 16:53:40 | 显示全部楼层
回复 49# mayarong


    正解
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-20 12:06 , Processed in 0.026552 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表