在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4449|回复: 3

[求助] 求助:spartan 3 fpga布局布线时, clock path skew太大了,导致hold time不满足

[复制链接]
发表于 2013-7-15 11:34:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现在的情况是这样的,所做的设计有多个时钟源,只有一路时钟(osc)能用全局时钟布线资源,另外的时钟用不了全局时钟资源,现在出现了好多hold time 时序不满足的情况。这个能不能通过添加额外的约束来修正一下呢?谢谢各位了!!
发表于 2013-7-15 12:02:27 | 显示全部楼层
TIG了
发表于 2013-7-15 12:10:21 | 显示全部楼层
编译干预加入buffer。
发表于 2013-7-16 09:15:19 | 显示全部楼层
为什么时钟不引到FPGA的gclk io上?
如果是在普通IO上,可以加buffer试试,提高时钟的驱动能力
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 20:38 , Processed in 0.031551 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表