在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 14633|回复: 22

[求助] BUCK测试出现稳定的低频波动

[复制链接]
发表于 2013-2-20 16:20:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如图片附件中所示的
测试过程中出现了稳定的低频波动
初步分析是环路延迟导致相位裕度不够,但是电路仿真始终没有呈现波形
请问,有谁遇到过此种问题吗
还有,能否推荐一些buck设计稳定性方面的论文呢?一般没有专门讲稳定性的论文,都是讲建模跟稳定性,还有讲混沌跟交叉什么的。。。
tek00005.png
 楼主| 发表于 2013-2-20 16:21:14 | 显示全部楼层
补充说明,图中ch2:输出电压,ch3:参考电压,ch4:电感电流
发表于 2013-2-20 18:19:24 | 显示全部楼层
你先检查一下以下几点:
1.开关频率2Mhz是吧,看你的周期性出现的波形的周期大约为6u,也就是167KHz,大约1Mrad/s,在你的波特图上看看这个频率处的幅值,
电容的ESR是多少,看看是不是增益裕度不行了。
2.你仿PM的环路可以贴出来看看,电流模的要特别注意一下,你现在的PM是多少呢,把仿真结果贴出来看看?也要注意下占空比信号产生中的延时,譬如400K的环路带宽,那么10ns的延时就会产生1.44degree的PM损失,你的PWM比较器,Driver什么的延时都有作用。

你再多贴点东西出来,可以帮你一起分析分析。
 楼主| 发表于 2013-2-21 16:00:44 | 显示全部楼层
回复 3# smartbear_06


    你好,非常感谢你的回答!我是用PAC,PSS仿真环路bode图的,电路设置如图1中的,添加port,所有附加开关全都置有效位。PAC和PSS设置如图2,3,仿真得到bode图(条件是输入3.3V,输出1.2V,负载200mA,开关频率2M)。请帮忙看下PAC跟PSS的设置,我现在仿真出现了中断问题,还在检查中。
1.BMP
2.BMP
3.BMP
发表于 2013-2-21 17:18:19 | 显示全部楼层
振荡了?
可以试试负载变化的时候,输出电压是否有振铃.
 楼主| 发表于 2013-2-21 17:20:44 | 显示全部楼层
回复 3# smartbear_06


    补充采用pac和pss仿真得到的bode图,带宽290k,裕度60.从仿真看,环路稳定情况是比较好的。
4.BMP
 楼主| 发表于 2013-2-21 17:29:34 | 显示全部楼层
回复 5# xiaowanzi88


   改变负载,这种震荡还是存在,图中是100mA和200mA的测试结果

100mA

100mA

200mA

200mA
发表于 2013-2-22 09:50:38 | 显示全部楼层
学习了。。。
发表于 2013-2-25 10:38:09 | 显示全部楼层
回复 4# hancaixia
你用的pss仿真,我还没有怎么了解这个,Beat Frequency你为什么要设置成2M,波特图超过带宽之后的曲线变化很陡峭,这部分信息看来不是很真实。
你的环路是电流模的是吧,看看斜坡补的够不够。
我以往都是用的ac仿的,就是自己把功率级等效成一个电路。
你再对比一下不同负载时候的波特图,看看变化,看你不同负载的振荡波形不太一样。
发表于 2013-2-26 11:27:02 | 显示全部楼层
从电流振荡波形来看,duty cycle变化很快,如果是环路不稳定的话,只有可能是高频点相位裕度不够(类似于电流模的次谐波振荡);如果环路的等效AC模型相位裕度够的话,就是大信号不稳定,比如EA输出高频幅度变化太快,ramp跟不上,也会产生这种现象,原因是从vfb到Verror的高频增益太大,补偿上减小高频增益就行了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-26 12:12 , Processed in 0.105085 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表