在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4272|回复: 5

[转载] Synopsys和SMIC推出40纳米低漏电工艺DesignWare IP

[复制链接]
发表于 2012-7-12 11:00:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最新的合作推出了15款基于中芯国际40纳米低漏电(40LL)工艺技术的Synopsys® DesignWare®知识产权(IP),可使设计师更容易地将各项功能集成到先进的低功耗SoC之中
    经过验证的接口物理层IP包括:PCI Express ®、USB和DDR,有助于SoC设计师确保与各种最新标准交互和实现。
    高品质的模拟IP包括:音频编解码器和数据转换器,能够帮助设计师满足对于低功耗和特殊应用SoC的要求。
    运用中芯国际40LL工艺的嵌入式存储器和逻辑库,可使设计团队在速度和能效上优化整个系统级芯片的设计。

全球领先的电子器件和系统设计、验证和制造软件及知识产权(IP)供应商新思科技公司(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)和中国最大、最先进的半导体代工企业中芯国际集成电路制造有限公司(“中芯国际”, 纽约证交所股票代码:SMI,香港联合交易所股票代码:981)今日宣布:从即日起提供一套丰富的、应用于中芯国际40纳米低漏电(40LL)工艺的 DesignWare IP。

中芯国际的40LL工艺技术结合了先进的浸没式光刻、应变工程、超浅结和超低k介质等技术,以便为移动多媒体和消费电子设备提供优化的功耗和性能。

通过提供应用于中芯国际先进低功耗工艺的多样化的和经过验证的IP,新思科技和中芯国际将使设计师能够以更小的风险和更短的上市时间在其系统级芯片上集成更多的功能。自2005年以来,通过新思科技与中芯国际的合作,新思科技带来了一个丰富的IP产品组合,可支持中芯国际从0.13微米到40纳米的工艺技术。

现在已可提供的或计划将于今年晚些时候提供的、用于中芯国际40LL工艺的新思科技DesignWare IP包括:

    面向各种被广泛应用的协议的接口IP,如USB 2.0/3.0、PCI Express 2.0/1.1、MIPI、SATA、DDR以及HDMI,可以降低兼容性风险。
    专为各种高性能、低功耗应用而优化的音频编解码器和数据转换器IP。
    可使设计师在整个系统级芯片上同时实现高速度和低功耗的嵌入式存储器和逻辑库。

“对于那些为中国和全球多媒体消费电子产品设计SoC的公司来说,获得一系列能应用于一种高性能、低功耗工艺技术的、经过硅验证的、多样化的IP产品至关重要。”中芯国际商务长季克非说,“我们与新思科技的合作可以为针对消费电子市场的设计师提供一条行之有效的路径,直接通向立足于先进工艺节点之上的、多样化并且技术领先的IP。新思科技的DesignWare USB、HDMI和音频编码解码器的一次流片成功,同时所有关键性能指标达到、甚至超过目标规范,体现了中芯国际40LL技术的稳定性和成熟性。”

“我们与中芯国际的长期合作使我们能够为系统级芯片设计师提供优化的、可在一系列工艺上广泛适用的IP,诸如USB、PCI Express 和DDR等一系列用途广泛的接口协议,以及诸如逻辑库和嵌入式存储器等基本单元。”新思科技IP和系统营销副总裁John Koeter说,“此外,我们从0.13微米到65纳米的一系列IP都有成功投片的良好记录。将我们可以提供的IP扩展到中芯国际的40LL工艺,将使设计师能以更低的风险充分利用中芯国际先进的低漏电工艺技术集成高品质的IP。”

供货

新思科技现已提供的、用于中芯国际40LL工艺的DesignWare IP包含:DesignWare USB 2.0 picoPHY、HDMI 1.4 TX PHY、DDR multi PHY、MIPI D-PHY、PCI Express 2.0/1.1 PHY、SATA 1.5Gb/s/3Gb/s PHY、SATA 6Gb/s PHY以及精选的音频编解码器和数据转换器IP。可向早期采用者供货的IP包括:DesignWare USB 3.0 PHY、HSIC PHY、应用于 LTE 和Wi-Fi的数据转换器和 模拟前端(AFE),以及嵌入式存储器和逻辑库IP。DesignWare HDMI RX PHY和DDR3/2 PHY IP计划于2012年四季度开始供货。

关于DesignWare IP

Synopsys是一家为各种System-on-Chip (SoC)设计提供高质量和硅验证IP解决方案的领先供应商。公司丰富的DesignWare IP产品组合包括:针对各种广为应用的协议,包括各种控制器、物理层(PHY)和验证IP的完整的接口IP解决方案、模拟IP、各种嵌入式存储器、逻辑库、可配置处理器内核和子系统。此外,为了支持软件开发和硬件/软件对IP的集成,Synopsys还它的许多IP产品提供驱动器、事务级模型和原型。 Synopsys的 HAPS®基于FPGA的原型解决方案可实现在系统环境中的IP和SoC验证。Synopsys的Virtualizer TM 虚拟原型工具箱使设计师能够比传统方法提早很久就开始为IP或者整个SoC开发软件。凭借其强大的IP开发方法,在质量、IP原型和软件开发方面的全力投入,以及全面技术支持,Synopsys使得设计人员能够加快产品上市时间和减少集成风险。如需更多有关DesignWare IP的信息,请登陆 http://www.synopsys.com/designware 。

关于Synopsys

新思科技公司(Synopsys, Inc., Nasdaq:SNPS)是全球电子设计自动化(EDA)行业的领导者,为全球电子市场提供用于半导体设计、验证和制造的软件、知识产权(IP)和服务。 Synopsys完整的、集成化的产品组合将其实施、验证、IP、制造和现场可编程门阵列(FPGA)等方案集于一体,帮助设计师和制造商解决了当前所面对的各种关键挑战,如功率消耗、良率管理、系统到芯片(system-to-silicon)验证以及实现时间等。这些技术领先的解决方案可帮助 Synopsys的客户建立竞争优势,既可以将最好的产品快速地带入市场,同时降低成本和进度风险。Synopsys的总部位于加利福尼亚州的山景城(Mountain View),并且在北美、欧洲、日本、亚洲和印度设有大约70家办公室。
发表于 2014-3-28 12:59:11 | 显示全部楼层
great article
发表于 2014-8-8 15:12:13 | 显示全部楼层
good article
发表于 2015-4-10 17:35:11 | 显示全部楼层
good article and nice
发表于 2015-5-7 13:50:32 | 显示全部楼层
do you have ?
发表于 2018-11-17 22:28:50 | 显示全部楼层
感謝分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-20 07:39 , Processed in 0.032832 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表