在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6820|回复: 15

[求助] 请教怎么用RapidIO实现FPGA与DSP通信

[复制链接]
发表于 2012-3-19 23:59:30 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
FPGA芯片是virtex-5    XC5VSX50T,dsp型号是TMS320C6455(集成了RapidIO接口),请教各位应当怎么实现,最好详细些,现在我是初级,希望各位能够不吝赐教!谢谢了
发表于 2012-3-20 08:55:41 | 显示全部楼层
你在V5里面例化一个SRIO的IPcore,就能和DSP通信了。具体怎么做,根据你的实际情况有相应的设置,建议你还是去看看xilinx的SRIO的UG。还有高速接口物理上serdes信号的调试,涉及硬件,比较麻烦的。
发表于 2012-6-11 14:31:00 | 显示全部楼层
目前能做到DSP发FPGA收,FPGA发DSP收有问题,主要是FPGA是发起者那个部分没有调通。可以相互交流一下,我的QQ是 304150939
能留下你的吗??
发表于 2012-8-1 05:08:52 | 显示全部楼层
要看你FPGA这端的SRIO是买的XILINX的核还是自己写了。
自己写的话,FPGA这边只是有个物理层,逻辑层要吃透,比较麻烦,可以找两个研究生弄下。
芯片间互联的话可以考虑下XAUI,协议都是现成的,做背板的话也支持交换结构
发表于 2012-8-1 16:15:30 | 显示全部楼层
观注一下。
发表于 2012-8-2 21:23:10 | 显示全部楼层
这个问题比较复杂
发表于 2012-11-20 21:33:15 | 显示全部楼层
同关注,那些FPGA直接有自带的核呢
发表于 2012-11-22 19:15:54 | 显示全部楼层
也在做这个问题,关注
发表于 2013-1-22 12:56:18 | 显示全部楼层
somebody has a project example for this?
发表于 2013-5-13 15:01:53 | 显示全部楼层
小弟在调用GTX收发器实现rapidio,刚写完初始化状态机,不知道怎么做了,求大牛指导啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-17 04:37 , Processed in 0.037996 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表