在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: gonewith00

请高手指教--怎么实现占空比1:1得三分频电路呢??

[复制链接]
发表于 2010-2-10 10:36:53 | 显示全部楼层
LZ是指ASIC中有纯数字实现?
正负各1.5T,所以用一个负沿的DFF就可以解决,
但是有很多细节需要注意,
不然后端比较麻烦
发表于 2010-4-27 22:32:29 | 显示全部楼层






个人想法,

assign clk_n = ~clk;

Always @(posdege clk_n)
If (clr == 1) clk_reg2 <= 0;
Else clk_reg2 <= clk_reg1;

这样就只用了上升沿。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-29 01:54 , Processed in 0.014943 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表