在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 11509|回复: 11

[求助] 求助 关于sar adc

[复制链接]
发表于 2011-5-16 17:07:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我现在在做个sar型adc ,整个系统已搭好,前仿真得到的有效位数只有7.5bit,而我的设计要求要达到10bit。通过频谱图,我感觉系统中的噪声比较大。但又不知道是何处引起的噪声。         请求大家的帮助。谢谢
发表于 2011-5-16 17:36:53 | 显示全部楼层
前仿?……
逐步check吧,把各个模块先用理想的代替,就可以查出问题出在那个block
1.check 时序
2.DAC的精度
3.比较器
4.others,开关之类
发表于 2011-5-16 18:55:15 | 显示全部楼层
跟結構有很大關係
有的結構就是沒法10bit
 楼主| 发表于 2011-5-16 19:26:14 | 显示全部楼层
回复 2# nool


   好的 谢谢
 楼主| 发表于 2011-5-16 19:27:51 | 显示全部楼层
回复 4# jmw2xqq


   我使用的是分段电容阵列。为什么有的结构不能做到十位啊?是比较器的噪声影响的吗    谢谢
发表于 2014-2-22 15:32:06 | 显示全部楼层
楼主建模用的Matlab还是verilog-A阿?
发表于 2014-6-27 20:22:01 | 显示全部楼层
who know how can be 10 bits?!
发表于 2015-7-16 15:43:31 | 显示全部楼层
回复 1# jmw2xqq


   我也遇到过类似问题,主要是开关转换时容易引入噪声,看看开关处的噪声能否尽量减小
发表于 2016-10-21 16:49:16 | 显示全部楼层
看过了!
发表于 2016-10-23 17:17:46 | 显示全部楼层
学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-24 04:57 , Processed in 0.040608 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表