在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
芯片精品文章合集(500篇!)    创芯人才网--重磅上线啦!
查看: 12238|回复: 17

CPU 时钟问题求高人解答

[复制链接]
发表于 2011-3-10 22:09:24 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现在的处理器动不动就是几个G的频率,这是我们能看到的cpu参数,但是本人是做IC的,知道频率到了这个程度的话,两个寄存器之间的逻辑延伸就不能超过0.几个纳了,感觉现在的工艺做不到吧,所以想请教一下到底目前的处理器工作的真正频率是多少,和他标注的频率是什么关系,或者哪里有相关的资料可以看看啊 ,在GOOGLE上搜索的都是主频倍频之类的解答,请高人指点一下啊
发表于 2011-4-7 20:43:46 | 显示全部楼层
不会做不到的,现在还有5GSa/s的ADC卖呢
发表于 2011-7-29 15:20:49 | 显示全部楼层
楼上说的有道理!!这块早就做到了
发表于 2011-8-12 06:07:36 | 显示全部楼层
哪个知道这个快到底是咋做到的不?
上来知道一下吧
发表于 2011-12-8 10:56:41 | 显示全部楼层
我知道65nm下cpu clk最高可以1.2G(国内人水平),其它就不知道了。
发表于 2012-6-23 09:21:23 | 显示全部楼层
看看。。。。。。。。



























                               
登录/注册后可看大图

睡袋
发表于 2012-7-25 11:25:04 | 显示全部楼层
好像是在关键路径上插buffer,流水化。
发表于 2012-11-13 09:18:51 | 显示全部楼层
挖个坟

其实是做的到的,不同于DDR,CPU标注的工作频率是真正的运行频率,也就是流水线的流动频率。这也是为什么AMD能超频到8个G是很了不起的事。其实这个频率主要取决于两方面,一个是CPU的制造工艺,每个MOSFET的性能是否强悍,是否耐压。另一方面取决于CPU设计中数据流动的延迟,如果关键路径延迟过高,那么时钟肯定上不去。解决方案之一可以按楼上说的加多流水线级数(也许不是在流水线上,it depends),这样每一级的路程短,一个时钟足够传递数据,造成的后果就是CPU性能其实是下降了。

主频是芯片运行的频率,外频是主板供电频率,倍频是二者的倍数
发表于 2013-3-12 22:22:32 | 显示全部楼层
CLK 知道吧 这就是的 工艺越先进 可以跑得越快
发表于 2013-6-24 00:53:09 | 显示全部楼层
标称频率如此高的原因:
1,不断提高流水线深度
2,工艺的增强
3,这是typical case,不是DC时一般使用的worst case

但是频率做高了一是功耗、散热问题,二是流水线太深容易出现hazard。所以现在的主流是多核多线程,不再一味追求高频率。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-19 16:36 , Processed in 0.032304 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表