在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4649|回复: 8

[求助] sar adc 的校准电路

[复制链接]
发表于 2011-1-13 15:29:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好。我最近在做一个sar adc,目标是做到14bit。我采用的分段电容阵列,差分输入的模式。从很多论文上看到,用电容阵列去做sar的话,精度超过10-12bit,电路就需要做校准电路。而在这其中,都会使用到ram。而我目前的水平,还不能做出这样一个简单的ram。所以我想请教各位,我该如何去处理这一情况。或者说现在有没有更简单的方法去处理这个问题。
谢谢!
发表于 2011-1-14 05:48:36 | 显示全部楼层
如果只说精度14bit也不能算是高,如果你不care面积有不想研究ram,你直接放点register一样可以
发表于 2013-5-21 21:32:47 | 显示全部楼层




   怎样放电register,能具体说说么~
发表于 2014-6-28 20:25:27 | 显示全部楼层
ram is simple !
发表于 2017-11-7 20:36:32 | 显示全部楼层
同问上面的问题
发表于 2017-11-8 01:47:46 | 显示全部楼层
简单做,每次用之前,用LSB量一下MSB,然后把weight的误差存在Register里面。之后运行的时候,把weight误差消减就行。
发表于 2017-12-3 19:01:59 | 显示全部楼层
sar adc 的校准电路
发表于 2021-3-10 15:31:56 | 显示全部楼层
DINGDING
发表于 2023-10-24 19:43:29 | 显示全部楼层
kankan
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-29 18:51 , Processed in 0.035165 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表