在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 1810|回复: 0

[原创] 低功耗流程

[复制链接]
发表于 2010-7-6 21:18:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
看了些关于低功耗的文档,特别是synopys的低功耗流程,还是比较好理解的。
首先要有库的支持,门控cell、电源关闭cell还有些电平转换cell等,这些文档上都有讲,这里就不多说了。
我这主要想说明下,一个是门控cell的插入,在用compile -gating_clock的时候,也许插入的不是库里面专门的cell,而是DC自己搭建的:用一个锁存器、延时单元和与门。这个需要在开始set_clock_style的时候要特别指定库的cell名字。
还有就是在icc中create_voltage_area的时候,如果不指定坐标,那么这命令创建的区域是在芯片外面的,必须手动移到芯片内部,才能够布局等
现在迷惑的就是如何评估功耗,不通区域电压、阈值不同,DC好像不能够自己去区分这些,而是给一个最大功耗。
知道 的朋友给个方法
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-18 10:02 , Processed in 0.020762 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表