在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 5115|回复: 6

请问,DCDC采用外部频率的问题

[复制链接]
发表于 2009-10-13 21:50:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问各位:
      有些DCDC chip既可以使用内部固有震荡频率工作,又可以采用外部频率作为系统的震荡频率,具体电路如何实现呢?哪位有这方面的资料或者建议,提供一下,谢谢了!!
发表于 2009-10-14 04:12:08 | 显示全部楼层
应该有很多不同的方法。

最容易想到是phase-lock loop。比如说 "By using the PLL pin, the switching frequency of the BT1529 can be synchronized to an external clock, ranging from 200 kHz to 1 MHz."  做一个PLL, 没有外面的clock,就降到最低的频率。

这种精度要求不高的几百KHz的PLL,比起学生时代射频课上做的那种忒复杂的PLL应该好做很多。 Cross-over 做10KHz就够安静了。如果你采用(R+C1)//C2 compensation 的话, 比如用R=400KOhm, 那么C1大概需要40pF, C2大概4pF, 在芯片上挺占面积的, 但也不是那么坏吧
 楼主| 发表于 2009-10-16 22:00:10 | 显示全部楼层
不知道还有没有其他方法?一个电源芯片为了一个小小的功能就用一个PLL,是不是有些得不偿失?
而且PLL没有接触过,能介绍一下么?或者有这方面的资料?
发表于 2009-11-2 04:12:28 | 显示全部楼层
为了一个小小的功能, 是用一个PLL,
可是加这个功能前,VCO已经在芯片里面了啊!
你只是加了一点CMOS logic gates做个很简单的 phase detector,再用了一点面积做了on-chip filter (当然面积实在成问题,也可以让芯片使用者 外置电容)而已嘛。

以前没学过 锁相环?随便找本Analog微电子的书 应该都有讲怎么做

当然你也可以这么做, 如果从外面接入的时钟比较快 (你还是要做个comparator...), 就把芯片内部的时钟bypass掉。 别忘了 将外面的时钟 buffer一下。




不知道还有没有其他方法?一个电源芯片为了一个小小的功能就用一个PLL,是不是有些得不偿失?
而且PLL没有接触过,能介绍一下么?或者有这方面的资料?
chudong 发表于 2009-10-16 22:00

发表于 2009-11-4 10:26:38 | 显示全部楼层
没那么复杂,有的有sync端直接把同步脉冲加到sync就行了,没有sync的把同步加到RT/CT端,但同步频率必须高于DCDC本身工作频率
发表于 2020-8-17 16:18:44 | 显示全部楼层


bibe 发表于 2009-11-4 10:26
没那么复杂,有的有sync端直接把同步脉冲加到sync就行了,没有sync的把同步加到RT/CT端,但同步频率必须高 ...


直接把外部同步脉冲加到sync的原理是什么呢?对电路结构没有要求吗?

发表于 2020-9-17 15:03:10 | 显示全部楼层
同问。这个PLL最好做。没有PLL的还真有不少问题。知道以前有人这样做,但是客户端有这样那样的问题,不可靠,最后干脆把它disable了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-10 15:55 , Processed in 0.030872 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表