在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 56960|回复: 226

verilog乘法器和除法器

[复制链接]
发表于 2008-5-30 22:40:53 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
自己见过的很多乘法器和除法器都是多拍运算的,多拍推出结果。
可是,自己在处理乘法器和除法器时,发现32*32乘法器和8/8除法器单拍推出结果
也不会导致太长的路径。在synplify pro下综合,自动约束,两者都能跑到300mhz以上,而且两者的面积也不太大。
既然这样,为什么还要分多拍运算呢?
发表于 2008-5-31 02:10:49 | 显示全部楼层
CPU中上GHZ的数据通路还能用你这300M的乘法器吗?
 楼主| 发表于 2008-5-31 09:02:23 | 显示全部楼层
可是,
高端cpu的Ghz是在先进的生产工艺,匹配快速的工艺库而成的专用ASIC。
而上面的综合是指在FPGA上实现时,能达到300mhz。在FPGA上达到这个速度,已经很快了。相应的代码挪到专用ASIC上用DC
综合器综合,效果会翻倍,达到Ghz也不是什么不可能的事啊?
发表于 2008-5-31 13:25:29 | 显示全部楼层
仔细看是否你的乘法器是一个cycle的?
我看datasheet中的多个cycle的16位才能达到你这个速度
我用quartus例化的5个cycle的32位乘法器才能达到80M,怀疑ing
 楼主| 发表于 2008-6-2 23:21:35 | 显示全部楼层
我现在上传乘法器源代码,请诸位查看,希望大家指点。看是不是自己一些地方有问题。
新建文件夹.rar (332.29 KB, 下载次数: 1647 )
发表于 2008-6-4 15:48:58 | 显示全部楼层
32X32乘法器能单个周期能到300M,表示怀疑.
发表于 2008-12-25 15:09:19 | 显示全部楼层

dfd

sdfdsssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssssss
发表于 2008-12-25 21:17:22 | 显示全部楼层
个人认为利用多拍出结果第一是为了达到规定的频率,第二是为了实现流水
发表于 2009-1-17 11:26:44 | 显示全部楼层
下来看看,我自己写的也就跑到80M
发表于 2009-1-17 11:28:48 | 显示全部楼层
下来看看~~~~~~~~~~~~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-20 09:22 , Processed in 0.044251 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表