在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3235|回复: 7

在1.8v/3.3v工藝下的5V供電設計

[复制链接]
发表于 2017-9-30 14:48:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
目前有一個project想在1.8v/3.3v工藝下做,但是該project的輸入電源電壓是5V。在電路內部可以通過一些方法避免MOS device偏置在5V沒有問題,IO PAD power/ground也可以通過5v-3.3v的LDO提供,但是5V輸入電源的IO PAD只能也是5V啊。看IO PAD文檔內有寫power rail不能超過3.63V,否則IO可能永久性損壞。所以個人感覺這project沒辦法在1.8v/3.3v工藝實現。

但是呢,聽說是有chip在1.8v/3.3v工藝實現,而且其輸入電源可以達到5.5V。這就讓我很是疑惑了,所以想在這裡請教前輩:
1.8v/3.3v工藝到底能不能用在5V電源輸入的產品?如果能的話,IO PAD這塊又是如何處理的呢?
能給出第一個問題的明確解答我就已經很滿足了,謝謝!
发表于 2017-10-5 09:54:29 | 显示全部楼层
How about checking TTL I/O device with your PDK vendor?
发表于 2017-10-12 20:54:22 | 显示全部楼层
拜託,不懂就別PO。
5V到1.8V/3.3V邏輯,有LEVEL SHIFTER。
发表于 2017-10-12 21:03:21 | 显示全部楼层
1)TTL需要Bipolar電晶體,BICMOS製程有,CMOS製程沒有。
2)BICMOS製程,比CMOS製程貴,只為了IO,CP值太低。
3)CMOS製程的IO,不用TTL,也能升降壓。

開過 SoC 的人都知道怎麼做。
 楼主| 发表于 2017-10-13 15:28:21 | 显示全部楼层
回复 4# jimwang94306

現在用的是tsmc 0.18um 1.8V/3.3V MS/RF process。內部升降壓倒沒有問題,問題在於IO PAD允不允許5V的電源輸入。看analog IO資料,power rail是不能超過3.63V的。
不過我又看到有直接用PVDD3A把5V電源接入的。。。有點懵,也沒個人給解釋解釋,哎。。。
发表于 2017-10-13 19:50:44 | 显示全部楼层
喔,我搞錯了,真不好意思。

你說的POWER RAIL不能超過3.63V,會不會是1.8V元件的POWER RAIL?

是的話,就解釋的通了,因為3.3V元件,可以耐5V。
 楼主| 发表于 2017-10-24 20:46:07 | 显示全部楼层
回复 1# mingyuanyu

實際上1.8V/3.3V的process是有5V tolerant的I/O PAD的,所以5V如何送到chip內的問題就不存在了。
发表于 2018-3-8 14:08:47 | 显示全部楼层
内部电路可以做,IO就可以做,方法都是相同的啊,不要让一个MOS承受5V啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-25 21:15 , Processed in 0.030851 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表