在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 12330|回复: 33

FPGA验证平台

[复制链接]
发表于 2007-1-15 15:47:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
arm-dsp-FPGA验证开发系统
                              —— 强大的多功能仿真验证平台
ARM-DSP-FPGA综合实验系统是国内第一款高密度FPGA电路设计验证平台,率先采用FPGA+DSP+ARM的高端架构,为国内高校和企业建立电路设计实验室提供完整设计验证平台,也可为企业流片前的验证提供可靠保证。已被中科院微电子所、新加坡国立研究院等国内外芯片设计部门成功应用。

                               
登录/注册后可看大图

系统硬件包括稳定且高容量的Xilinx Virtex-Ⅱ系列FPGA,最大可达1100万门,一个高性能DSP系统,一个32位处理器系统,还有各种接口和扩展口,全板通过高速阻抗测试、热应力检测及电性能测试,满足各类处理器模型及复杂通信系统的设计仿真,结合最新的DM642 DSP处理器和ARM9处理器,可实现高性能SOC系统设计验证。配合我们提供的扩展板,还可实现高速数字无线通信、高速视频采集编解码等综合仿真。
开发平台主要包括3部分,系统级FPGA子系统、32位处理器子系统、高性能DSP子系。每个子系统各自由丰富的扩展接口,方便得连接各种用户扩展部件。开发系统配备完善的交互界面和接口包括TFTLCD、LED显示,多功能按键等。非常适合用于通信系统、多媒体系统的开发与验证,也适合大专院校相关专业的教学、科研。

开发灵活方便:  
ARM-DSP-FPGA综合实验系统为了使开发方便做了大量考虑。开发系统中大量的资源被有结构的组织起来。系统中不同部分的数据路径通畅合理,能够最大限度的满足各种应用的需求。外围接口非常丰富,每个子系统都有各自独立的扩展接口。系统各部分被有效的隔离了,每个子系统可以单独工作不会互相干扰。开发平带设计中充分考虑到复杂系统调试的困难,利用合理的结构提供丰富的调试方法,可以大幅提高复杂系统调试的效率。

开发平台配置:
模块
FPGA
Xilinx XC2Vxxxx
2M-8M gates(可配2颗、
可通过扩展接口继续扩展容量)
DSP
TMS320DM642
32-bit,600MHz,4800mips
ARM9
Samsung 3C2410X
32-bit, 200MHz
主板

主板采用12层全板布线焊点镀金,稳定可靠,高频性能优异
存储器
DSP
64M SDRAM + 512KB flash
ARM
64M SDRAM + 64M flash
FPGA
PLATFORM FLASH, SSRAM, SDRAM
硬件资源和特点
FPGA子系统

FPGAa XC2V2000、XC2V3000可选 (676pin)
FPGAb XC2V4000、XC2V6000、XC2V8000 可选(1152pin)
FPGAa配备外部 64MB SDRAM PC100标准
FPGAa 配备外部9Mbit SSRAM 同步SRAM
两颗FPGA之间通过150pin以上互连线互连。
JTAG配置接口,可以配置FPGA和烧写配置FLASH
2个Platform配置FLASH每一片可以通过跳线选择需要配置的文件最多支持16个配置文件
JTAG可以通过跳线配置连接方法,选择不同JTAG链。
FPGA配置模式可以通过跳线独立选择和设置。
FPGA系统时钟源有4种选择,可以通过跳线选择,提供FPGA系统4个以上的时钟域,时钟频率可以自选,最高外部输入始终可达80MHZ。
FPGA a 96pin欧式坐接口2个
FPGA b 48pin 欧式坐接口2个
逻辑分析仪接口 26pin 10 个,可以直接连接逻辑分析仪
FPGA子系统中每片FPGA单独供电,保证供电稳定。可以独立测量FPGA的功耗情况,
ARM子系统
Samsung S3C2410 ARM920T 内核 200M
64M SDRAM PC100 标准
64M NAND FLASH
DM9000 10/100M以太网接口
UART 串口3个
USB 接口 host
LCD 液晶屏 3.5寸 240x320 真彩TFT
外置RTC电池、内置RTC
32位总线接口
独立复位按键
外部按键6个,可以作为ARM输入
JTAG 20pin标准调试接口
ARM 总线译码CPLD 下载接口
DSP子系统
DM642 600M 定点DSP处理器 4800Mips
16M 64位 SDRAM PC100 标准
1M启动FLASH
16550 串口扩展2个
视频接口3个,通过100pin接口扩展
独立复位按键
CPLD调试
子系统
CPLD为中心构成调试子系统
4个独立消抖,自锁按键
8和独立拨码开关
32 个独立 LED 8个一组共4组
8个八段数码管 LED
CPLD JTAG下载接口
CPLD 连接FPGA和各种调试用外围设备,方便调试。
ATX 电源输入
系统提供+5V -5V +12V +3.3V +1.5V 电源
各部分分别独立供电,有效的隔离,稳定可靠。
系统连接方式
ARM和FPGA连接
32位数据总线
ARM外部中断
SPI接口
DSP和FPGA连接
32位数据总线
DSP外部中断
ARM和DSP连接
ARM可以通过16位HPI接口访问DSP内部资源
DSP可以向ARM通过HPI产生中断
开发资源
ARM系统
JTAG并口程序烧写器
ADS开发环境
移植后uCOS源代码
uCGUI源代码 ,演示用Demo程序
Linux 2.4.18 内核源代码
所有ARM设备Linux驱动程序
ARM Linux开发环境
编译器,工具链
WinCE 4.2 BSP , WinCE设备驱动程序
各环境下的开发说明文档
(ARM 仿真器可选配)
DSP系统
CCS开发环境
Boot程序
DM642开发用Flash下载程序
配套相应的使用说明文档
(DSP 仿真器可选配)
FPGA系统
ISE 8.1 开发环境
JTAG下载线
IP核配置
Decode 8b/10bEncode 8b/10b
Convolutional EncoderBit Correlator
Cascaded Integrator Comb Filter
DA FIRMAC FIR Filter
Numerically Controlled Oscillator / Direct Digital Synthesizer
Digital Down ConverterDigital Up Converter
Multiply Accumulator
1-D Discrete Cosine Transform2-D Discrete Cosine Transform
Fast Fourier Transform
32-Pt Parameterizable Complex Fast Fourier Transform
AccumulatorAdder Subtracter
CORDICPipelined DividerComplex Multiplier
Multiply Generator Sine Cosine Lookup Table
Content Addressable Memory
fifo Generator  Asynchronous FIFOSynchronous FIFO
Distributed Memory  Single Port Block Memory
Dual Port Block Memory  Comparator  Binary Decoder  
Bit Bus GateBit Bus GateBit GateBus GateBit MultiplexerMultiplexer Slice BUFEMultiplexer Slice BUFT
FD-based Parallel Register
FD-based Shift RegisterLD-based Parallel Latch
Linear Feedback Shift RegisterRAM-based Shift Register
CPLD系统
ALTERA JTAG下载器
QuaterII开发软件
调试子系统CPLD源代码
扩展接口板
ADDA接口板
可选配
双路 20M 10bit AD
双路 20M 10bit DA
(可以根据客户需求定制)
MCS51接口板
C8051F120 100M 带内部MAC
可以设计多机通信系统使用
可以用于设计FPGA和MCU通信系统使用

主要应用领域:
ARM-DSP-FPGA综合实验系统可以适用于各种复杂系统开发、算法验证、原形试制、样机评估等。如:多媒体处理系统、数字通信系统、高性能仪器仪表原形开发、芯片原形调试测评。
本平台适合开发多媒体数字处理系统,系统中的ARM作为控制器可以运行Linux或WinCE,DSP作为软解算器,FPGA作为处理大量工作的运算加速器。ARM处理器可以将需要运算和处理的数据直接送入FPGA或DSP,经过FPGA和DSP处理后,由ARM处理器取回,存储或由网络传出。
开发数字通信系统,FPGA作为BaseBand处理器,DSP负责处理多媒体数据,ARM总协调通信协议。完成整个数字通信系统。例如手机等设备。可以完成例如IEEE 802.11a/b/g IEEE 802.15.1 IEEE 802.15.4 IEEE 802.15.4a 等通信标准的基带处理。
GPS系统开发,配合高速ADC扩展板将GPS信号,转为数字信号经FPGA进行硬解算,送入DSP或ARM进行后处理,最后形成完整的位置信息。ARM系统运行WinCE平台,配合GIS系统,形成完整的GPS导航系统。
高速数据采集系统开发中,用FPGA进行高速数据采集,进行初步的数据处理例如滤波、下采样、压缩、缓存、FFT等,在经过ARM存储和传输,可以配置成网络数据采集和分析系统。
本开发平台非常适合科研机构从事高性能系统验证,原型机开发、仪器仪表开发,适合高等院校老师和高年级学生开发和科研使用。

联系方式:
MAIL:BOY-CHINA@163.COM       TEL:13910391103       010-88578056-612

联系人:张鑫

发表于 2007-1-26 09:11:29 | 显示全部楼层

thanks

有一定的参考价值
发表于 2007-1-30 07:32:53 | 显示全部楼层
不错。。。。
发表于 2007-1-30 19:19:06 | 显示全部楼层
谢谢分享啊啊
发表于 2007-1-31 09:14:52 | 显示全部楼层
原来是广告呀
发表于 2007-2-1 20:54:38 | 显示全部楼层
价格几许?感觉不错
发表于 2007-2-4 11:51:52 | 显示全部楼层
价格几许?感觉不错
发表于 2007-2-4 11:57:52 | 显示全部楼层
晕倒
发表于 2007-2-4 16:09:10 | 显示全部楼层
thanks
发表于 2007-2-8 00:31:03 | 显示全部楼层
sgsdgdfgdfg
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-29 03:48 , Processed in 0.033600 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表