在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6259|回复: 4

fpga课程

[复制链接]
发表于 2006-1-11 16:16:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
培训报名方法::邱老师 0571-85622860,13777811228,

一次难得的高水准学术聚会
一线资深芯片的资深设计专家主讲
理论结合产业实际并安排互动讨论
浙江大学FPGA高级工程师
专题培训讲座
邀 请 函
(2006.1月18日  — 22日  ,杭州)







  


※     主办单位: 浙江大学
※ 承办单位:  浙江大学微系统研究与开发中心   
※    授课时间: 2006年1月18 日—22日 (每天9:00 - 12:00,13:00 - 16:30)
※    授课地点: 浙江大学多媒体教室
※    学习费用: 3200元/人
报名联系人:邱老师  0571-85622860 13777811228 传真:0571-87996402 电子邮件:sms@utmicro.com



※课程特色
Ø         由具有丰富工程实践经验并担任国内多家大型通信和控制企业技术总支持的应用工程师主讲
Ø         深入探讨目前业界最新、最流行的器件
Ø         即使没有任何语言基础,经过培训后您也能够写程序、做设计
Ø         讲授完整的开发流程,使您能精通集成环境和多个第三方工具
Ø         现场实验指导使您能真正体会开发过程,培训结束后我们还将提供长期的技术支持
※主讲专家简介
大规模集成电路设计中心(国家重点实验室)从事MCU的设计.主要从事反向电路提取,模拟仿真,模块验证,绘制layout。本MCU在华晶尚华采用0.5um,CMOS工艺,借助PWM技术,流片成功。
主要工作经验:
1)MCU版图设计,MCU功能验证,模拟仿真。
2)PSTN系统设计。
3)CPCI总线音频处理。
4)基于dsp开发DTMF算法。
5)PCM,ADPCM算法处理及其时隙交换的音频处理。
6)信接入系统开发。
7)干传输网SDH,EOE,EOS算法处理。
精通工具:
1)电路方向:Chipsmith,Candence,Workview
2)硬件设计方向:Protel,Cadence
3)逻辑器件设计方向(集成环境):  ISPlevel,Foundation,ISE,MAX+PLUS,Quartus II
4)逻辑器件设计方向(第三方工具):Active hdl,Modelsim,Synplify Pro
主要职务:
1)执笔电子设计自动化-快速入门教程 第二、三、五、八章。
2) www.fpga.com.cn全国最大FPGA开发网站论坛版主。
3)某著名通信公司项目经理、逻辑器件开发实验室主任。
4) 逻辑器件全国最大代理商现场应用工程师,支持浙江省所有逻辑器件开发。
5) 执笔《挑战逻辑设计》一书,与电子科技大学大规模集成电路设计中心主任李平博士生导师、教授,杜涛讲师(博士)合作。本书正在编写中。
※课程举办成功经验
FPGA应用工程师培训班、FPGA提高班是我培训中心非常成熟的培训课程,自2003年6月首次开课以来,目前已成功开课十余次,为来自全国二十多个省市的将近200名学员提供了FPGA技术方面的培训,根据每期培训结束后的学员反馈意见统计,讲师平均得分为4.96(五分制),学员对老师的讲课给予了较高的评价,绝大多数学员认为培训内容设计合理实用,上课老师与学员之间互动性强,他们从培训中获得了实质性的收获,有的学员反映对本来在开发中一直困扰的问题通过培训和交流豁然提升了思路,对工作、学习的开展起到了很好的提高作用





FPGA高级工程师培训班
课程说明:以ALTERA公司的产品及集成开发环境为主线,讲授CPLD/FPGA的设计方法,程序设计,硬件设计和逻辑设计.
时间内  容时间内  容
第一天
(含晚上)CPLD/FPGA基础知识
(1) CPLD/FPGA的发展现状和发展趋势,各大厂商的CPLD/FPGA的异同.
(2) Altera CPLD/FPGA 集成开发工具及第三工具介绍.
(3) Altera CPLD的基本结构及演变。MAX 7000,MAX 3000A,MAX II器件.
(4) Altera FPGA的基本结构及演变。Cyclone, Stratix, Cyclone II, Stratix II器件.
(5) CPLD/FPGA的设计流程简介,及其各个步骤之间的关系..
(6) CPLD/FPGA的加载电路.JTAG/PS/AS及cpu加载电路与时序要求.
(7) CPLD与FPGA的异同.
(8) PLD/FPGA IO电平兼容原则.第二天硬件描述语言(VHDL)
(1) VHDL基本结构.
(2) 常用RTL描述语句.
(3) 时钟设计思路与时钟描述方法.
(4) 信号(Signal)与变量(Variable) 的区别.
(5) 进程(Process)管理方法.
(6) VHDL程序设计的误区.
(7) 双向数据总线问题.
(8) 三态电路.
(9) 编程实验与功能仿真实验.
第三天
(含晚上)仿真,综合与布局布线
(1)设计输入方法.(原理图,HDL语言,网表输入,宏模块,IP Core).
(2)逻辑综合的原则,速度优化与面积优化.
(3)逻辑综合与RTL电路.
(4)布局布线规则.
(5)Chip Editor查看技巧.
(6)LogicLock(逻辑锁定)技术.
(7)Signaltap在线逻辑分析仪调试技术.
(8)实验与答疑.
硬件设计与逻辑设计
(1) Pin To Pin 兼容设计.
(2) PCB布线的注意事项.
(3) 系统调试步骤.
(4) 分析工程实例.
(5) 基于CPLD/FPGA开发板实验.第四天NIOS II 设计
(1) SOPC Builder环境介绍.
(2) NIOS II 硬件设计.
(3) NIOS II 硬件调试方法.
(4) NIOS II 软件设计,NIOS II IDE 的使用.
(5) NIOS II 软件调试.
(6) 用户自定义外设.
(7) 编程Flash.
(8) 实验演示.
数字电路设计
(1) 数字电路设计规则.
(2) 数字电路的基本参数.
(3) 模块划分原则.
(4) 同步数字电路设计.
(5) 接口电路的处理原则.
(6) 避免使用Latch电路.
第五天接口电路功能与处理原则
(1) 接口处理电路使用的基本元素
(2) 输入接口电路
(3) 输出接口电路
(4) 双向接口电路
(5) 加法器/减法器/比较器
(6) 移位器/移位寄存器
(7) 数据流处理同步电路设计
(1) 设计可靠性
(2) 时序分析基础
(3) 同步电路设计
(4) 置位/复位信号处理
(5) 时延电路处理
(6) 全局信号处理
(7) 时序设计可靠性的保障措施
(8) 时钟设计策略
.
1、  以上内容根据学员反映和实际情况作实时调整,每次课程都配有相关联实验。
培训形式: 理论课、实验课、案例课、交流、疑难解答、专家咨询。
培训费用:包括教材、学习资料、实验、证书和中餐
发表于 2006-1-16 08:53:20 | 显示全部楼层

fpga课程

发表于 2006-1-16 10:48:07 | 显示全部楼层

fpga课程

交多少钱啊
发表于 2007-9-17 22:37:26 | 显示全部楼层
边度揾这么多钱啊??
发表于 2016-5-17 13:30:29 | 显示全部楼层
有没有用?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-20 20:09 , Processed in 0.033724 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表