在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2842|回复: 4

[求助] 关于IO 里的逻辑值的问题

[复制链接]
发表于 2012-4-5 15:53:20 | 显示全部楼层 |阅读模式
40资产
各位大虾,

小弟算是刚接触做IO 设计的岗位,在查阅 GSMC 的IO  datasheet  时,发现他们的IO 部分逻辑值 不仅 包含    0 (low  logic ) 和
1(high logic)    还有  H (weak high  logic)   L (weak low  logic)  这两种,因为别人给的IP核,所以也看不到 具体的电路或者版图 是怎么来的,只知道 是上拉 器件 或者下拉器件 产生的逻辑值好象是 这种两种

各位有没有稍微具体 点或者明确点的定义  ,比如多大范围 内的是 弱 0  和弱 1 逻辑 之类的定义


谢谢各位麻烦帮忙看看把.

最佳答案

查看完整内容

io里面做有上拉或者下拉电路,它的驱动能力要比正常逻辑弱。当上电的时候,没有人驱动io,这个io的值就是这个弱0或者弱1的值。这个值一般ic会在reset的时候来看,它到底是什么值,来决定内部的boot或者某种配置,这样就节省了ic外部上拉或者下拉电阻的值。当然这个io如果被正常值驱动过后,它的值就不在正常了,在io没有驱动后的长时间才能再次保证弱0或者弱1 ...
发表于 2012-4-5 15:53:21 | 显示全部楼层
io里面做有上拉或者下拉电路,它的驱动能力要比正常逻辑弱。当上电的时候,没有人驱动io,这个io的值就是这个弱0或者弱1的值。这个值一般ic会在reset的时候来看,它到底是什么值,来决定内部的boot或者某种配置,这样就节省了ic外部上拉或者下拉电阻的值。当然这个io如果被正常值驱动过后,它的值就不在正常了,在io没有驱动后的长时间才能再次保证弱0或者弱1
发表于 2012-4-5 21:55:27 | 显示全部楼层
能产生0和1的是CMOS电路,理论上导通时输出直接与电源或地相连,实际上导通电阻也是非常小的。
弱0和弱1是相当于在地/电源上接一个电阻后再接输出,比如是接个1k的电阻。
那输出弱1时,如果输出被灌入一个强0,就相当于电源和地之间接了一个1k的电阻,输出就是0。
如果输出到一个CMOS电路上,那输出的逻辑值还是1。
 楼主| 发表于 2012-4-10 10:05:02 | 显示全部楼层
回复 3# orlye


    3Q
发表于 2012-4-10 10:20:20 | 显示全部楼层
同样的问题,学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-29 01:32 , Processed in 0.025048 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表