在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5043|回复: 11

[原创] LDO仿真出现右极点,但输出稳定,不明白原因

[复制链接]
发表于 2014-11-25 17:34:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 liyuao2012 于 2014-11-25 18:11 编辑

circuit.jpg circuit1.jpg.png
QQ截图20141125172426.png
QQ截图20141125172345.png
QQ截图20141125181854.png
最近在仿真A 0.9-uA Quiescent Current Output-Capacitorless LDO Regulator With Adaptive Power Transistors in 65-nm CMOS这篇文章的电路时出现了一个奇怪的现象:在重负载的时候相位是从0开始上升的,一看lis文件发现主极点是右极点,我觉得是由于Vsen的这条环路(Ma1—Ma2—Ma4—M6)为正反馈所以引起了右极点。但是文章给出的波特图相位变化跟我仿真的不一样,而且我观察瞬态仿真的结果也是稳定没有振荡的,我就糊涂了,出现右极点还能稳定?不知大家有没有遇到过类似问题,求大神解答O(∩_∩)O
发表于 2014-11-25 17:59:30 | 显示全部楼层
大神右极点怎么看出来的呀
 楼主| 发表于 2014-11-25 18:07:44 | 显示全部楼层
回复 2# fox2738
我看仿真结果文件的,在波特图上面也看得出,正常是从180开始下降,我的是在重负载时从0开始上升
发表于 2014-11-26 10:04:13 | 显示全部楼层
如果右半平面极点在高频,而你加入的脉冲上升速度不够(如上升时间太大,如100us),仿真的时候也是稳定的,但是只要有右半平面极点,上升时间足够小,肯定是会不稳定的。
 楼主| 发表于 2014-11-26 10:28:41 | 显示全部楼层
回复 4# fly2159


  我的右极点是主极点,只有几十到几百HZ,我加的脉冲上升时间300ns,也是稳定的,看看我的仿真结果就知道了。
发表于 2014-12-1 17:24:50 | 显示全部楼层
顶起,我也遇到这样的问题了。
发表于 2014-12-1 18:44:50 | 显示全部楼层
相位裕度是多少?貌似你的都够。有右平面极点也不一定就震荡。你看看有没有其他零点或极点可以抵消?
发表于 2014-12-2 10:26:35 | 显示全部楼层
过冲太大,补偿过了?
 楼主| 发表于 2014-12-2 22:48:47 | 显示全部楼层
回复 8# semico_ljj

过冲大貌似没办法,输出电容100p,而且时间那么短零点零几us应该没事
 楼主| 发表于 2014-12-2 22:53:17 | 显示全部楼层
回复 7# wjrsdhd123
相位裕度足够,不知你说的抵消是指什么,用零点来抵消右极点?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-29 23:40 , Processed in 0.020817 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表