在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 2926|回复: 1

关于晶振分频输出提供ADC时钟的精度

[复制链接]
发表于 2005-10-26 16:17:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现在设计一个AD转换电路。要求测试在不同时钟频率下的ADC性能。于是,我准备采用晶振输出时钟接74ls93的分频器,得到2,4,8,16分频的时钟,加原来的时钟一共5个,再接一个8选一选择器,每次选通一个作为ADC的时钟。
问题是:经过分频器和选择器,会不会影响到原来时钟的精度。对于ADC时钟的选择,如果这样处理是否可行?哪位有过类似经验的可以提供给我参考阿
发表于 2011-4-16 20:52:33 | 显示全部楼层
回复 1# muchun


   时钟链路上的任何有源器件都会影响时钟的抖动性能,具体能否满足要求,要看ADC对时钟性能的要求
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 15:50 , Processed in 0.013448 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表